Xilinx FFT IP核 Verilog代码实现

说明:通过对比Matlab实践来运用Xilinx FFT IP核实现复数的FFT,Verilog代码实现,ila进行调试。


一、FPGA实现FFT

1、1KHz采样率、1024点FFT

Matlab产生原实信号 s,将1024点的数据写入FPGA的ROM
采样率为1000Hz,信号为100Hz、200Hz、300Hz叠加,FFT点数为1024。

clc
clear all;
row=3;
column=1;
N=1024

猜你喜欢

转载自blog.csdn.net/qq_40147893/article/details/120866491