MSP430F5419AIPZR数控振荡器

描述

TI MSP系列超低功耗微控制器种类繁多,各成员器件配备不同的外设集以满足各类应用的需求。此架构与多种低功耗模式配合使用,是延长便携式测量应用电池寿命的最优选择。该器件具有一个强大的16位RISC CPU,使用16位寄存器以及常数发生器,以便获得最高编码效率。该数控振荡器(DCO)可在3.5μs(典型值)内从低功率模式唤醒至激活模式。
品牌:TI
型号;MSP430F5419AIPZR
封装:QFP100
包装:1000
年份:18+
产地:MY
MSP430F543xA和MSP430F541xA系列微控制器配置包括三个16位计时器,一个高性能12位ADC,多达四个USCI,一个硬件乘法器,DMA,具有报警功能的RTC模块和多达87个I / O引脚。

特性
低电源电压范围:
3.6V到低至1.8V
超低功耗
激活模式(AM):
所有系统时钟激活
在8MHz,3.0V和闪存程序执行时为230μA/ MHz(典型值)
在8MHz,3.0V和RAM程序执行时为110μA/ MHz(典型值)
待机模式(LPM3):
带有晶振的实时时钟(RTC),看门狗和电源监视器工作,完全RAM保持,快速唤醒:
2.2V时为1.7μA,3.0V时为2.1μA(典型值)
低功耗振荡器(VLO),通用计数器,看门狗和电源监视器工作,完全RAM保持,快速唤醒:
3.0V时为1.2μA(典型值)
关闭模式(LPM4):
完全RAM保持,电源监控器工作,快速唤醒:
3.0V时为1.2μA(典型值)
关断模式(LPM4.5):
3.0V时为0.1μA(典型值)
在3.5μs(典型值)内从待机模式唤醒
16位精简指令集(RISC)架构
扩展存储器
高达25MHz系统时钟
灵活的电源管理系统
内置可编程的低压降稳压器(LDO)
电源电压监控,监视,和临时限电
统一时钟系统
针对频率稳定的锁相环(FLL)控制环路
低功耗低频内部时钟源(VLO)
低频修整内部基准源(REFO)
32kHz晶振
高达32MHz的高频晶振
具有5个捕捉/比较寄存器的16位定时器TA0,Timer_A
具有3个捕捉/比较寄存器的16位定时器TA1,Timer_A
具有7个捕捉/比较影子寄存器的16位定时器TB0,Timer_B
多达4个通用串行通信接口(USCI)
USCI_A0,USCI_A1,USCI_A2和USCI_A3均支持:
增强型通用异步收发器(UART)支持自动波特率检测
IrDA编码和解码
同步串行外设接口(SPI)
USCI_B0,USCI_B1,USCI_B2和USCI_B3均支持:
I2C
同步串行外设接口(SPI)
12位模数转换器(ADC)
内部基准电压
采样保持
自动扫描特性
14个外部通道,2个内部通道
件乘法器支持32位运算
串行板上编程,无需外部编程电压
3通道内部DMA
具有RTC特性的基本计时器
器件比较汇总了可用的产品系列成员

CPU(链接到用户指南)
MSP430 CPU具有16位RISC架构,对应用程序高度透明。所有除程序流指令之外的操作作为寄存器操作与…一起执行
源操作数的七种寻址模式和目标操作数的四种寻址模式。CPU集成了16个寄存器,可缩短指令执行时间。注册寄存器
操作执行时间是CPU时钟的一个周期。其中四个寄存器R0至R3为
分别专用于程序计数器,堆栈指针,状态寄存器和常量发生器。该其余寄存器是通用寄存器(见图6-1)。外设使用数据,地址和控制总线连接到CPU。外围设备可以管理所有说明。指令集由原始的51条指令组成,具有三种格式和七种地址模式
以及扩展地址范围的附加说明。每条指令都可以对word和字节数据。

运作模式
这些微控制器具有一种工作模式和六种软件可选的低功耗工作模式。中断事件可以从任何低功耗模式唤醒器件,为请求提供服务,以及从中断程序返回时恢复到低功耗模式。软件可以配置以下操作模式:
•活动模式(AM)

  • 所有时钟都有效
    •低功耗模式0(LPM0)
  • CPU已禁用
  • ACLK和SMCLK保持活动状态
  • MCLK已禁用
  • FLL循环控制保持活动状态
    •低功耗模式1(LPM1)
  • CPU已禁用
  • 禁用FLL循环控制
  • ACLK和SMCLK保持活动状态
  • MCLK已禁用
    •低功耗模式2(LPM2)
  • CPU已禁用
  • 禁用MCLK,FLL环路控制和DCOCLK
  • DCO的直流发电机保持启用状态
  • ACLK保持活动状态
    •低功耗模式3(LPM3)
  • CPU已禁用
  • 禁用MCLK,FLL环路控制和DCOCLK
  • 禁用DCO的直流发电机
  • ACLK保持活动状态
    •低功耗模式4(LPM4)
  • CPU已禁用
  • 禁用ACLK
  • 禁用MCLK,FLL环路控制和DCOCLK
  • 禁用DCO的直流发电机
  • 晶体振荡器停止
  • 完整的数据保留
    •低功耗模式4.5(LPM4.5)
  • 禁用内部调节器
    • 没有数据保留
  • 来自RST或数字I / O的唤醒输入

JTAG标准接口
MSP430系列支持标准JTAG接口,需要四个信号用于发送和接收数据。 JTAG信号与通用I / O共享。 TEST / SBWTCK引脚用于启用JTAG信号。 除了这些信号之外,还需要RST / NMI / SBWTDIO进行接口MSP430开发工具和设备程序员。 表6-4列出了JTAG引脚要求。 对于有关与开发工具和器件编程器接口的更多详细信息,请参阅MSP430硬件

间谍双线接口
除标准JTAG接口外,MSP430微控制器还支持2线Spy-Bi-Wire接口。 Spy-Bi-Wire可用于与MSP430开发工具和器件编程器连接。
表6-5列出了Spy-Bi-Wire接口引脚要求。 有关接口的更多详细信息开发工具和器件编程器,请参见“MSP430硬件工具用户指南”。 为了有关Spy-Bi-Wire接口及其实现的说明,请参阅MSP430存储器编程使用JTAG接口。
数字I / O(链接到用户指南)
最多可实现10个8位I / O端口:对于100和113引脚选项,P1至P10完成,
和P11包含三个独立的I / O端口。 对于80引脚选项,P1至P7完成,P8包含七个独立的I / O端口,P9到P11不存在。 Port PJ包含四个独立的I / O端口,
所有设备都通用。•所有单独的I / O位均可独立编程。
•可以实现输入,输出和中断条件的任意组合。
•所有端口的上拉或下拉都是可编程的。
•所有端口的驱动强度都是可编程的。
•边沿可选中断和LPM4.5唤醒输入功能可用于端口P1和的所有位

•所有指令均支持对端口控制寄存器的读写访问。
•端口可以按字节(P1到P11)或逐字逐字(PA到PF)访问。

振荡器和系统时钟(链接到用户指南)
统一时钟系统(UCS)模块支持时钟系统,该模块支持32-
kHz表晶体振荡器(XT1 LF模式),一个内部超低功耗低频振荡器(VLO),一个
内部调整低频振荡器(REFO),一个集成的内部数字控制振荡器
(DCO)和高频晶体振荡器(XT1 HF模式或XT2)。 UCS模块旨在实现
满足低系统成本和低功耗的要求。 UCS模块功能
数字频率锁定环(FLL)硬件,与数字调制器一起稳定 DCO频率为所选FLL参考频率的可编程倍数。内部DCO
提供快速的开关时钟源,稳定时间不到5μs。 UCS模块提供
跟随时钟信号:
•辅助时钟(ACLK),源自32kHz钟表晶体,高频晶体,内部低频
振荡器(VLO),修整的低频振荡器(REFO),或内部数字受控振荡器(DCO)。
•主时钟(MCLK),CPU使用的系统时钟。 MCLK可以由相同的来源制作可用于ACLK。
•子主时钟(SMCLK),外围模块使用的子系统时钟。 SMCLK可以由ACLK提供的相同来源提供。
•ACLK / n,ACLK的缓冲输出,ACLK / 2,ACLK / 4,ACLK / 8,ACLK / 16,ACLK / 32。

猜你喜欢

转载自blog.csdn.net/szrileyH/article/details/88891970
今日推荐