从零开始系类——CPLD和Verilog HDL

分享一本讲解关于CPLD与硬件描述语言Verilog的PDF书籍,笔者在这方面研究甚少,有时候也会搞不清楚CPLDFPGA的区别,网上找了些不错的文章,汇总压缩解释如下:
CPLD进行一次下载编程(写入操作)后,其内部逻辑门组合方式就保存下来,不管下次通电断电,依旧可以执行上一次逻辑操作。

不一样的是FPGA不能保存上次逻辑功能,断电后,FPGA就失去所有配置。因此FPGA通常需要带一块配置芯片,在通电后,FPGA进行重新配置,恢复功能。
在这里插入图片描述
所以,一般情况下,你在学习阶段,或者开发阶段,最好使用FPGA,调试不对马上重新烧写。只要不断电,你烧写下去的逻辑功能是一直可用的。定型后可以考虑CPLD。

现在市面上,基本就两个大厂:Xilinx或者Altera

最后,无论是CPLD,还是FPGA,它们的编程语言都是Verilog HDL,还有就是这类开发板一般都比单片机开发板贵不少
在这里插入图片描述
关注公众号免费获取PDF从零开始系类资料。公众号后台回复从零开始获取全部从零开始系类资料的百度网盘链接!
在这里插入图片描述

猜你喜欢

转载自blog.csdn.net/caq_jw/article/details/106723380
HDL
今日推荐