cortex-m3 理解

1.支持Thumb-2指令集,优势:去除有16位和32位指令切换的开销(硬件实现)

支持排他指令(有点互斥信号量的意思)

2.寄存器组 R0-R12、R13、R14、R15、还有特殊寄存器(程序状态寄存器、中断屏蔽寄存器、控制寄存器)

3.中断控制器NVIC

内部实现一个SYSTICK定时器,时钟源可以是内部时钟,或者外部时钟,取决于芯片厂商的SoC实现

支持软件中断(程序员写寄存器触发的中断)

4.默认的存储器映射、MPU(存储器保护单元)可以提高代码的健壮性

5.(外部)中断和(处理器内部)异常

中断向量表,存放异常处理程序的首地址

6.调试支持加强。。。

7.低功耗方面的加强

8.支持处理器间消息传递的指令,用于多处理器通信

9.软件编程方面,实现CMSIS抽象层(ARM+芯片厂商的驱动开发包),用于屏蔽芯片差异,提高软件开发的效率和可移植性


补充:

SPARC体系结构:

1.窗口寄存器:窗口滑动机制能够避免使用堆栈,当寄存器窗口不够使用时,程序的参数将通过堆栈传递

猜你喜欢

转载自blog.csdn.net/qq_17242313/article/details/80220419
今日推荐