signed与unsigned的问题

以前知道有signed与unsigned的区别,但是很少有真正地碰到过,所以没有什么真正地了解。这次在coding的时候终于碰到,写下来以后好看。

错误的:

module abs(clk,a,b,c);

       input clk;

       input [7:0]  a;

       input [7:0]  b;

    output reg  [7:0] c;

 

   always@(posedge clk)

     begin

      if((a-b)< 0)

         c <= b - a;

     else if ((b-a)==0)

         c <= 0;

     else

         c <= a - b;

      end

endmodule

 

 


 

 

 

 

正确的:

 

 

module abs(clk,a,b,c);

       input clk;

       input signed [7:0]  a;

       input signed [7:0]  b;

   output reg signed [7:0] c;

 

   always@(posedge clk)

     begin

      if((a-b)< 0)

         c <= b - a;

      else if ((b-a)==0)

         c <= 0;

      else

          c <= a - b;

     end

endmodule

 

 

 

 

其实主要的区别是:

Verilog的運算
Verilog所提供的運算分unsigned與signed兩種:

  • Unsigned:不含signed bit
    • 以4 bit來說,值域從0000~1111,也就是0 ~ 15
  • Signed:含signed bit(MSB為signed bit,1為負,0為正,負數使用2補數表示)
    • 以4 bit來說,值域從1000~0111,也就是-8 ~ +7
    •  

详细的解释这里有:

 

http://www.cnblogs.com/oomusou/archive/2009/10/31/verilog_signed_overflow.html

 

猜你喜欢

转载自blog.csdn.net/xiangyuqxq/article/details/7365649
今日推荐