计算机组成原理学习笔记第6章中央处理器CPU 6.2——数据通路DataPath

有诗云:苔花如米小,也学牡丹开。——袁枚
本篇笔记整理:Code_流苏(CSDN)
Last(在此处点击使用,直达文末)
Frist (在文末点击使用,返回文章首部)

★观前提示:本专栏笔记内容适合有一定的基础或复习时观看,内容如有错,还请大家评论指出!非常感谢!

0.思维导图

在这里插入图片描述

1.数据通路基本概念

数据通路------执行部件间传送信息的路径

  • 通路的建立由控制信号控制,受时钟驱动;
  • 不同指令、同一指令在执行的不同阶段的数据通路不同
  • 数据通路分类:共享通路(总线)、专用通路
    ◆ 指令执行流程、执行效率
    ◆ 微操作控制信号的时序安排

2.数据通路抽象模型(寄存器传输)

在这里插入图片描述

3.D触发器定时模型

在这里插入图片描述
■ 时钟触发前输入须稳定一段 建立时间Setup Time
■ 时钟触发后输入须稳定一段 保持时间Hold Time
■ 时钟触发到输出稳定的时间 触发器延迟 Clk_to_Q
在这里插入图片描述

4.数据通路与时钟周期

时钟周期 > Clk_to_Q + 关键路径时延 + Setup Time
在这里插入图片描述

5.保持时间违例

Clk_to_Q + 最短路径时延 > Hold_Time
在这里插入图片描述

★小总结:在上一节的学习中,较为详细地学习到了CPU概述、组成、功能等相关知识。本节内容,开始对一个新的概念——数据通络进行学习。通过本节内容的学习,学习到了数据通路的概念、抽象模型、D触发器定时模型、数据通路与时钟周期等相关知识,对新的概念数据通络有了一定的认识与了解。

Last (一键到达文章末尾)
First(一键返回到文章目录)

笔记内容学习资料:计算机组成原理微课版(谭志虎、秦磊华等编著)
课件资料及视频学习:MOOC计算机组成原理(华中科大)
计算机组成原理专栏——笔记及测验练习都在这
如果对大家有帮助的话,希望大家能多多点赞+关注!这样我动力会更足哦! ღ( ´・ᴗ・` )比心。

猜你喜欢

转载自blog.csdn.net/qq_51646682/article/details/125106415
今日推荐