Intel DDR布线之Tabbed Routing

一、Overview

Tabbed Routing是一种在相邻的平行走线上连接小的梯形凸片,以更积极地控制走线的电容,以管理走线阻抗并补偿结构的电感效应的方法。

Tabbed Routing is a method of attaching small trapezoidal tabs on adjacent parallel traces to more aggressively control the capacitance of the traces to manage trace impedance and compensate for the inductive effects of the construction.


控制电容可以管理不可控制区域(例如pinfield)中的阻抗。 在整个信号路径中匹配阻抗可以减少信号反射,并提高信号完整性和通道吞吐量。

Controlling capacitance can help to manage impedance in uncontrollable areas such as a pin field. Matching impedance throughout the signal route can reduce signal reflection and increase the signal integrity and throughput of the channel.

控制互电容可以允许在open field进行走线压缩,并在不影响信号性能的情况下减少外部层上的远端串扰。 对于更长的breakout长度,这样可以有机会在表层上进行更多的通道布线。

Controlling mutual capacitance can allow for routing compression in open field areas, and reduce the amount of forward crosstalk on external layers without affecting signal performance. This creates the opportunity for longer breakout lengths at a minimum, with a possibility for additional channel routing on external layers.

二、Tabbed Routing

Tabbed Routing在pin field区域用来管理该区域的阻抗,以匹配传输线在其他走线层的阻抗。

Tabbed Routing在open field区域用来压缩走线区域,并改善表层噪声。

1、管理pin filed阻抗

pin filed区域的走线往往比较窄,阻抗通常会比open field区域的阻抗要大。由于pin field区域的非常规情况,PCB厂商一般只会测试open field的阻抗,但不会保证pin filed区域的阻抗控制。

在pin区域中沿常规走线添加梯形凸耳形状会增加走线的电容并降低阻抗。

Tab是隔开的,显示为集总而不是分立的元件。使用Tabbed Routing仍然不能保证pin field的阻抗,但可以和open field的阻抗 匹配。

功率传输理论说,当负载阻抗与电源阻抗匹配时,最大功率将传输到负载

•如果阻抗不匹配,则部分功率会反射回去
•当负载阻抗与源阻抗匹配且无反射时,将传输最大功率

阻抗匹配

在传输路线上,阻抗不匹配的地方就会有阻抗不连续,部分能量会反射回信号源,增加了电路噪声,削弱了信号的能量。同样,源和负载的不连续也会将信号反射回电路,从而产生二阶噪声效应。如果阻抗在整个电路中都匹配,则这些影响会最小化,并且信号传输也会最大化。

Tabbed Routing for Pin Field Impedance Management and Matching to the Open Field

在pin field沿着常规走线增加梯形tab 形状,该区域的阻抗会和open field的阻抗匹配。

最大的tab形状由pin之间的空间决定。

这种tabbed routing可以扩展到escape area,因为两个区域的线宽是一样的。

猜你喜欢

转载自blog.csdn.net/yinuoheqian123/article/details/117220693