8086 引脚及其功能

在这里插入图片描述

40引脚的双列直插式(Dual-In-line Package,DIP)封装

最小模式

1. 完成一次访问内存或接口所需要的引脚

2. 外部同步控制引脚

3. 中断请求和响应引脚

4. 总线保持和响应引脚

5. 其他

  • G N D    ( g r o u n d ) GND ~~(ground) GND  (ground)
    接地引脚。必须接地。

  • V c c V_{cc} Vcc
    电源输入。提供+5V工作电源。

  • C L K    ( c l o c k ) CLK~~(clock) CLK  (clock)
    时钟信号。

  • A D 15 ∼ A D 0 AD_{15} \sim AD_0 AD15AD0
    地址/数据总线,双向、鳃鲐、分时复用信号。

  • A 19 / S 6 ∼ A 16 / S 3 A_{19}/S_6 \sim A_{16}/S_3 A19/S6A16/S3
    地址状态线。

  • R E S E T RESET RESET
    复位信号

  • I N T R ( I n t e r r u p t R e q u e s t ) INTR(Interrupt Request) INTR(InterruptRequest)
    可屏蔽中断请求信号

  • N M I ( N o n − M a s k a b l e   I n t e r r u p t ) NMI(Non-Maskable~Interrupt) NMI(NonMaskable Interrupt)
    不可屏蔽中断请求信号

  • R E A D Y READY READY
    准备就绪信号

  • T E S T ‾ \overline{TEST} TEST
    测试信号

  • B H E ‾ / S 7 \overline{BHE}/S_7 BHE/S7
    高8位总线允许/状态信号

  • S S 0 ‾ \overline{SS_0} SS0
    8088最小模式信号

  • M N / M X ‾ MN/\overline{MX} MN/MX
    最小最大模式选择信号

  • R D ‾ ( R e a d ) \overline{RD}(Read) RD(Read)
    读控制信号。低电平时允许CPU从存储器或I/O端口读出数据。

2. 最大模式

(1)

  • H O L D ( H o l d   R e q u e s t ) HOLD(Hold~Request) HOLD(Hold Request)
    总线保持请求信号
  • R Q ‾ / G T 0 ‾    ( R e q u e s t / G r a n t ) \overline{RQ}/\overline{GT_0}~~(Request/Grant) RQ/GT0  (Request/Grant)

(2)

  • H L D A   ( H l o d   A c k n o w l e d g e ) HLDA~(Hlod~Acknowledge) HLDA (Hlod Acknowledge)
    总线保持响应信号
  • R Q ‾ / G T 1 ‾ \overline{RQ}/\overline{GT_1} RQ/GT1
    总线请求信号输入/总线请求允许信号输出

(3)

  • W R ‾   ( W r i t e ) \overline{WR}~(Write) WR (Write)
    写信号。低电平时允许CPU对存储器或I/O端口进行写入操作。

  • L O C K ‾ \overline{LOCK} LOCK
    总线封锁信号

(4)

  • M / I O ‾   ( M e m o r y / I n p u t   a n d   O u t p u t ) M/ \overline{IO}~(Memory/Input~and~Output) M/IO (Memory/Input and Output)
    存储器或I/O端口控制信号
  • S 2 S_2 S2

(5)

  • D T / R ‾   ( D a t a   t r a n s m i t / R e c e i v e ) DT / \overline{R}~(Data~transmit/Receive) DT/R (Data transmit/Receive)
    数据发送/接收信号。
  • S 1 S_1 S1

(6)

  • D E N ‾   ( D a t a E n a b l e ) \overline{DEN}~(Data Enable) DEN (DataEnable)
    数据允许信号
  • S 0 S_0 S0

(7)

  • A L E   ( A d r e s s L a t c h   E n a b l e ) ALE~(Adress Latch~Enable) ALE (AdressLatch Enable)
    地址锁存允许信号
  • Q S 0 QS_0 QS0

(8)

  • I N T A ‾   ( I n t e r r u p t   A c k n o w l e d g e ) \overline{INTA}~(Interrupt~Acknowledge) INTA (Interrupt Acknowledge)
    中断响应信号。
  • Q S 1 QS_1 QS1

猜你喜欢

转载自blog.csdn.net/qq_35912930/article/details/115417860
今日推荐