(18)ADS1675高速模式采样率异常解决(学无止境)

1 ADS1675简介

ADS1675是一种高速,高精模拟 - 数字转换器(ADC ) 。采用了先进的Δ-Σ ( ΔΣ )架构,它的运行速度高达4MSPS出色的AC性能和直流精度。该器件提供两种速度模式,在高速模式的装置可以被设置在操作无论是4MSPS或2MSPS 。在低速模式下,它可设置在任一1MSPS进行操作, 500KSPS ,250KSPS或125ksps采样率。

2 问题描述
从网上查找ADC高速模式采样率异常时,发现也有遇到类似问题的,但是没有一个说明解决方法的。
2.1 同行遇到的问题
a) 设置好高速模式,可是SCLK没倍频,反而降低了。
b) ADS1675的高速模式(drate=100,101)只在高速LVDS接口模式下受支持,ADS1675外接是高速LVDS接口吗?
c) ADS1675高速模式配置,ADC内部PLL倍频不上去。

2.2 我遇到的问题
使用FPGA采集ADS1675接口数据,发现ADC低速模式下,ADC采样率正常且准确;但是,ADC在高速模式下,采样率不能到达1MPSP。

3 解决方法

3.1 阅读芯片手册

通过阅读ADS1675芯片手册发现该芯片LVDS模式是支持高速模式4MPSP和2MPSP。

原文如下:

The high-speed modes (DRATE = 100, 101) are supported in high-speed LVDS i

猜你喜欢

转载自blog.csdn.net/m0_46498597/article/details/108735746