关于晶振在电路板上布线的建议

一般来说,不管是无源晶振(又称:晶体,石英晶体谐振器,晶体,X’TAL),还是有源晶振(又称: 石英晶体振荡器,振荡器,钟振,OSC),它与芯片之间的距离需要尽量缩短。时钟信号源通常是系统中最严重的EMI(Electromagnetic Interference 电磁干扰)辐射源。如果接长线,就容易造成长线变成天线的问题,这显然会导致在很多应用中的禁止,所以时钟信号源都必须尽量靠近相关元器件。在需要多个时钟信号源的情况下,可以采用多层电路板将时钟连线屏蔽的办法。有源晶振的输出一般是标准TTL规格,能驱动几个芯片需要根据芯片自身特性而定。
在这里插入图片描述

晶诺威科技建议建议时钟布在夹心层内,其上下都是覆地。但这种方法只有在不得以下而为之,如果需要过某些强制标准的产品尽量不要这么做。

总结:

电路尽量短,与其它信号需要20mil的间距,最好采用接地与其他信号隔离。

2. 晶振下面不可走线,尽量缩短电路中与芯片端的距离

3.晶振底下尽量不要走线。如果必须要走线, 不能走线进入晶振焊脚50mil范围之内,尤其是要避免高速讯号的冲击。

晶振信号电路尽可能缩短,需要接地,因为晶振工作时会产生噪声,所以从根本上就是避免它工作时影响到其它元器件,或者避免别的元器件工作时干扰到它。另外,建议尽可能不要在电路板上不穿孔走线,因为每个过孔会有产生0.5pF的寄生电容。最后需要注意,走线粗细需要具有一致性。

猜你喜欢

转载自blog.csdn.net/weixin_47094800/article/details/106326651
今日推荐