22.FIFO读写实验

在这里插入图片描述
设置位宽,深度,时钟
在这里插入图片描述
平衡性能和资源
在这里插入图片描述
读写引脚设置:full,empty,数据量
在这里插入图片描述
官方文档:
在这里插入图片描述
时序图看的更直观些:
在这里插入图片描述
add an extra MSB是为rdusedw增加一个最高位。这样FIFO在存满的时候,最高位是1。不添加的话,rdusedw会清零,这时存满和没用数据就没有差别了。
是否添加异步清除信号
在这里插入图片描述
在这里插入图片描述
前显模式下,有数据就放在信号线上
M9K意思是有9kb存储空间
在这里插入图片描述
FIFO空和满电路保护
勾选是否用逻辑资源实现FIFO
fifo_ins.v可以看到例化模块
Do not assert the wrreq signal during the deassertion
of the aclr signa

发布了51 篇原创文章 · 获赞 1 · 访问量 623

猜你喜欢

转载自blog.csdn.net/weixin_44737922/article/details/105163810
今日推荐