AG1280Q48 & Q32

AG1280采用QFN-48 6x6和QFN-32 4x4 0.8mm(实际为0.77mm)封装
在这里插入图片描述
—超低成本
—超低功耗
—1280个LUT和最多40个用户IO
—提供68Kbits的嵌入式Block RAM和10Kbits的分布式RAM
—每个器件一个PLL提供时钟乘法和相移
—通过JTAG接口的嵌入式FLASH配置,片内时钟发生器和宽输出频率范围
—即时接通,非易失性,多重可编程架构
—提供仿真的LVDS输出(LVDS_E_3R)
—AG1280的价格极具竞争力

发布了42 篇原创文章 · 获赞 4 · 访问量 3552

猜你喜欢

转载自blog.csdn.net/Embeded_FPGA/article/details/103972354
Q A
q
Q&A