MSP430FE427IPMR超低功耗微控制器

描述

TI MSP430系列超低功耗微控制器由多个器件组成,具有针对各种应用的不同外设集。该架构与五种低功耗模式相结合,经过优化,可在便携式测量应用中实现更长的电池寿命。该器件具有功能强大的16位RISC CPU,16位寄存器和恒定发生器,有助于实现最高的代码效率。数字控制振荡器(DCO)允许器件在不到6μs的时间内从低功耗模式唤醒到工作模式。

品牌:TI
型号;MSP430FE427IPMR
封装:QFP64
包装:1000
年份:18+
MSP430FE42x系列是微控制器配置,具有三个独立的16位sigma-delta ADC和一个嵌入式信号处理器内核,用于测量和计算2线和3线配置中的单相电能。还包括内置16位定时器,128段LCD驱动器功能和14个I / O引脚。
典型应用包括2线和3线单相计量,包括防篡改仪表实施。

特性

FAE:13723714318
低电源电压范围:2.7 V至3.6 V.
超低功耗:
有源模式:1 MHz时为400μA,3 V
待机模式:1.6μA
关闭模式(RAM保持):0.1μA
五种省电模式
从待机模式唤醒时间小于6μs
频率锁定环,FLL +
16位RISC架构,125 ns指令周期时间
集成模拟前端和温度传感器的单相电能计量嵌入式信号处理(ESP430CE1)
具有三个捕捉/比较寄存器的16位Timer_A
集成LCD驱动器,适用于128段
串行通信接口(USART),异步UART或软件可选择的同步SPI
掉电探测器
具有可编程电平检测的电源电压监控器和监控器
串行板载编程,无需外部编程电压,安全保险丝可编程代码保护

Bootloader(BSL)
家庭成员包括:
MSP430FE423
8KB + 256B闪存,256B RAM
MSP430FE425
16KB + 256B闪存,512B RAM
32KB + 256B闪存,1KB RAM
提供64引脚四方扁平封装(LQFP)

中央处理器

MSP430 CPU具有16位RISC架构,对应用程序高度透明。 所有除程序流指令之外的操作作为寄存器操作与…一起执行源操作数的七种寻址模式和目标操作数的四种寻址模式。
CPU集成了16个寄存器,可缩短指令执行时间。 注册寄存器操作执行时间是CPU时钟的一个周期。其中四个寄存器R0至R3专用于程序计数器,堆栈指针,状态寄存器和恒定发电机,分别。 其余寄存器是通用寄存器(见图6-1)。外设使用数据,地址和控制总线连接到CPU。 外围设备可以所有说明都适用。

运作模式
MSP430FE42x具有一种工作模式和五种软件可选的低功耗工作模式。一个中断事件可以从五种低功耗模式中的任何一种唤醒器件,为请求提供服务,以及从中断程序返回时恢复到低功耗模式。软件可以配置以下操作模式:
•活动模式(AM)

  • 所有时钟都有效。
    •低功耗模式0(LPM0)
  • CPU已禁用。
  • ACLK和SMCLK保持活动状态,MCLK可用于模块。
  • FLL +循环控制保持活动状态。
    •低功耗模式1(LPM1)
  • CPU已禁用。
  • ACLK和SMCLK保持活动状态,MCLK可用于模块。
  • 禁用FLL +循环控制。
    •低功耗模式2(LPM2)
  • CPU已禁用。
  • 禁用MCLK,FLL +循环控制和DCOCLK。
  • DCO的直流发电机保持启用状态。
  • ACLK保持活动状态。
    •低功耗模式3(LPM3)
  • CPU已禁用。
  • 禁用MCLK,FLL +循环控制和DCOCLK。
  • 禁用DCO的直流发电机。
  • ACLK保持活动状态。
    •低功耗模式4(LPM4)
  • CPU已禁用。
  • 禁用ACLK。
  • 禁用MCLK,FLL +循环控制和DCOCLK。
  • 禁用DCO的直流发电机。
  • 晶体振荡器停止。

闪存

可以使用JTAG端口,引导加载程序或系统对闪存(参见图6-7)进行编程由CPU。 CPU可以对闪存执行单字节和单字写操作。 特点闪存包括:
•闪存有n段主存和两段信息存储器(A和B)
每个128字节。 主存储器中的每个段大小为512字节。
•可以一步擦除段0到n,或者可以单独擦除每个段。
•段A和B可以单独擦除,也可以作为段0到n的组擦除。 细分A和B.
也被称为信息记忆。
•新设备可能在信息存储器中编写了一些字节(在测试期间需要进行测试制造业)。 用户应在首次使用之前执行信息存储器的擦除。

外设

外设通过数据,地址和控制总线连接到CPU。外围设备可以
使用所有说明管理。有关完整的模块说明,请参阅MSP430x4xx系列用户指南。

6.9.1振荡器和系统时钟
时钟系统由FLL +模块支持,该模块包括对32768-Hz钟表晶振的支持振荡器,内部数字控制振荡器(DCO)和高频晶体振荡器。 FLL +时钟模块旨在满足低系统成本和低功耗的要求。FLL +具有数字频率锁定环(FLL)硬件,与数字相结合调制器,将DCO频率稳定到手表晶振频率的可编程倍数。该内部DCO提供快速的开环时钟源,稳定时间不到6μs。 FLL +模块

提供以下时钟信号:
•辅助时钟(ACLK),源自32768-Hz钟表晶振或高频晶振
•主时钟(MCLK),CPU使用的系统时钟
•子主时钟(SMCLK),外围模块使用的子系统时钟
•ACLK / n,ACLK的缓冲输出,ACLK / 2,ACLK / 4或ACLK / 8
6.9.2欠压,电源电压监控器(SVS)
掉电电路在上电和断电期间为器件提供适当的内部复位信号。SVS电路检测电源电压是否低于用户可选择的电平并支持两者
电源电压监控(设备自动复位)和电源电压监控(设备是不会自动重置)。

6.9.4基本Timer1
Basic Timer1有两个独立的8位定时器,可以级联形成一个16位定时器/计数器。
两个定时器都可以通过软件读写。 Basic Timer1可用于生成周期性
LCD模块的中断和时钟。

6.9.5 LCD驱动器
LCD驱动器产生驱动LCD显示器所需的段和公共信号。 液晶显示器控制器具有专用数据存储器来保存段驱动器信息。 公共和段信号由模式定义生成。 此支持静态,2-mux,3-mux和4-mux LCD外围。

6.9.6看门狗定时器(WDT +)
WDT +模块的主要功能是在软件之后执行受控系统重启出现问题。 如果所选时间间隔到期,则生成系统重置。 如果看门狗功能
在应用程序中不需要,模块可以配置为间隔计时器并可以生成以选定的时间间隔中断。

猜你喜欢

转载自blog.csdn.net/szrileyH/article/details/89328495