NE555时基电路实验(一)NE555接口

版权声明:本文为博主原创文章,未经博主允许不得转载。 https://blog.csdn.net/weixin_42948798/article/details/83831438

NE555时基电路实验(一)NE555接口

NE555 是一种8脚时基集成电路,大约在1971年由Signetics Corporation发布,在当时是唯一非常快速且商业化的集成定时电路,在往后的40年中非常普遍被使用,且延伸出许多的应用电路,后来基于CMOS技术版本的Timer IC如MOTOROLA的MC1455已被大量的使用,但原规格的NE555依然正常的在市场上供应,尽管新版IC在功能上有部份的改善,但其脚位功能并没变化,所以到目前都可直接的代用。
NE555集成电路芯片封装如下:
NE555封装图
1脚:GND
2脚:输入触发,当该管脚电压小于1/3Vcc时,3脚输出高电平;
3脚:最终电平输出接口;
4脚:复位端,为低电平时3脚输出低电平,且触发、阈值端都不工作,通常接电源VCC;
5脚: 控制端,该脚准许由外部电压改变触发和闸限电压。当计时器经营在稳定或振荡的运作方式下,这输入能用来改变或调整输出频率,一般悬空即可。
6脚:输入触发,当该管脚电压大于2/3Vcc时,3脚输出低电平,7脚也为低电平,电容对7脚放电;
7脚:当3脚为低电平时,此端也为低电平,对连接电路放电;
8脚:VCC,4.5~18伏

猜你喜欢

转载自blog.csdn.net/weixin_42948798/article/details/83831438
555