FPGA実装の考慮事項のSPI

------- 1、

単にマスター装置により制御信号線SCKは、スレーブデバイスは、信号線を制御することはできません。同様に、SPIベースのデバイスでは、少なくとも一つのマスター装置を有します。そのような伝送特性:この送信は利点、異なると共通シリアル通信、共通シリアル通信少なくとも1つの連続転送8ビットのデータを有し、データ転送が中断さえ可能にするSPIを可能にするクロックSCKためデバイスからのクロック遷移が、収集または送信しないデータを行わないマスタからの制御線。すなわち、クロックラインSCKを制御することにより、マスタ装置は、通信の制御を完了することができます。SPIプロトコルデータ交換も達成することができる:SPIデータ入出力ラインは入出力データを完成しながら分離させているからです。異なる実装が異なるSPIデバイスを変える、及びメインデータ収集時間を変更する、クロック信号の立ち上がりまたは立ち下がりエッジを収集異なる定義を有します

おすすめ

転載: www.cnblogs.com/ArChieve/p/11854134.html