全志A10s datasheet,A10s 数据手册,A10s规格书

Allwinner的A10s是一种高成本的平板应用解决方案,它将ARM CortexTM-A8 CPU与Mali400 GPU架构结合在一起,还得益于AllWinner的尖端视频程序。处理技术,它也是目前市场上唯一能够进行FHD全格式视频处理的平板解决方案。

CPU

ARM Cortex-A8 Core

32KB I-Cache and 32KB D-Cache

256KB L2 Cache

NEON SIMD Coprocessor

Jazelle RCT Acceleration

GPU

3D Graphic Engine

Support Open GL ES 1.1/ 2.0 and open VG 1.1

A10S框图

A10S管脚定义

A10S包装尺寸

标针地图

下面的引脚图显示336-pin tfbga包引脚分配的顶部视图。

A10s脚位说明

引脚特性

1。球#:底部的球号与底部的每个信号相关联。

2。引脚名称:在每个球上多路复用的信号名称(还请注意,引脚的名称是函数0中的信号名)

3. 功能:多路复用功能编号

函数0是默认函数,但不一定是主模式。

函数1至7是备用函数的可能模式。

4. 类型:信号方向

- I = Input

- O = Output

- I/O = Input/Output

- A = Analog

- AIO = Analog Input/Output

- PWR = Power

- GND = Ground

5. 引脚复位状态:处于复位状态的终端状态(电源向上)。

- 0: 缓冲器驱动器卷(拉下/拉上电阻未激活)

- 0 (PD): 缓冲器用有源拉下电阻驱动volc。

- 1: 缓冲器驱动VOH(拉/拉电阻未激活)

- 1 (PU): 缓冲器用有源拔出电阻驱动vOH。

- Z: 高阻抗

- L: 具有有源下拉电阻的高阻抗

- H: 高阻抗的有源拉起电阻。

6。向上/向下:表示存在内部拉起或拉下电阻。拔下电阻可以通过软件启用或禁用。

7。缓冲区强度:相关输出缓冲区的驱动强度

猜你喜欢

转载自blog.csdn.net/qq_42792038/article/details/89514765
今日推荐