FPGA(三):功耗结构设计

版权声明:本文为博主原创文章,未经博主允许不得转载。 https://blog.csdn.net/qq_38352854/article/details/80996761

1.时钟控制:动态禁止某些区域的时钟,即使用使能引脚来选通时钟。


   1.1 时钟偏移: 如下图中所示,时钟的延时dC比组合逻辑的延时dL大,则会造成同一个时钟沿,信号同时在第二级和第三级之间传播,这种时钟偏移会引起电路的突然失效。

:


   1.2 控制偏移

    不同的工具对这种时钟偏移的控制是不同的,在设计的过程中需要对时钟添加约束,使工具不会忽略时钟偏移。

2. 输入控制

    使驱动输入的信号上升和下降时间最小化。

3. 减少供电电压

    动态功耗随着和电压的的平方减弱,但是降低电压对性能有负面影响。

4. 双沿触发触发器

    双边沿触发器只有在它们被作为基本元件时才可以被使用。

5. 修改终端

    采取串行的端接没有静态电流的功耗。


猜你喜欢

转载自blog.csdn.net/qq_38352854/article/details/80996761