MATLAB / Simulink HDL 快速入门

MATLAB / Simulink HDL 快速入门

我们将使用实例讲解MATLAB / Simulink HDL 使用入门。

fda95b1e7a06ae175a5ff19ea8ef6bf8.jpeg

开始这个项目,首先需要创建一个包含 Stateflow 的新 Simulink 。只需单击画布中的任意位置并开始输入 Stateflow。

728e81d8643c361c2ec9c65e0e4ed80b.png

此时应该能在画布上看到 Stateflow 图标。双击图标进行编辑。

979892bd3419e293259701c6173b8f2f.png

进入图表编辑器后,可以添加状态以及状态之间的转换。开始,我们创建两种状态并将它们命名为“idle”和“LED”。它们之间的转换还没有任何条件。

4851dd2314d9d3cd6ee93cf46e94f6eb.png

要添加状态转换条件,可以双击转换并输入所需的条件。

765254984319cbdc1593095de1407ed9.png

当然,状态机可以具有 Mealey 和 Moore 输出,这些输出作为当前状态 (Moore) 或当前状态和输入 (Mealey) 的函数出现。在本例中,将 LED 输出声明为 Moore 输出,并在每个状态下声明。

edeb1ee07cbb64fe0016a85eae44a982.png

最终的结果如下所示。

4a44b8545cf91c9b3ba8e1d812506927.png

使用模型浏览器,我们可以定义状态机的输入和输出。对于输入,我们将它们保留为与 Simulink 相同的类型,但需要定义输出。由于 LED 需要三位,因此我们使用类型 fixdt(0,3,0)。这意味着向量是三位宽、无符号的,并且没有数字的小数元素。

5910ce1cc2ebe07ee3f53e16983faa9d.png

此外,在模型资源管理器中选中“初始化时执行(输入)图表”选项。

9977cebafda8432abbb5d97d4299b62b.png

导航到图表上方的画布。这里我们需要添加块的 IO,我们还将添加延迟。在画布中,开始输入输入或输出以获取所需的端口。

aff463ac4b6b7a33d2bf79e711787200.png

还可以通过双击输入和输出来命名端口,将其设置为正确的类型。

62457b46a6d478c67a17fdec84242f54.png

将 sw_in 设置为与之前声明的输出类型相同的 fixdt(0,3,0)。我们使用延迟来添加寄存器。要添加额外的延迟,只需在画布中键入即可。

251f1dc949726debf87d7feede34a345.png

要更改延迟的长度,双击延迟并将其更改为延迟 1。

e14ae30bbc374cff8ec64ccd4ba3a5eb.png

下图显示了完整的图表。

6f09b0fe1712ebde863c478ca093457e.png

现在我们可以将其生成 RTL,但首先我们将为它创建一个测试平台。选择画布上的所有元素,右键单击它,然后选择从选择创建子系统。

91c9a238dae0317104b51a5c2711541d.png

添加阶跃函数和常数,设置子系统模块中使用的模块类型,并确保将离散采样的采样时间设置为 -1。

e109d5bc552fa0a108b9688dffa38899.png

右键单击感兴趣的信号并选择开始记录所选信号。

74a348d1118801d05257526e2699d6fd.png

打开模型资源管理器并将模型设置为具有固定步长的计时器的离散时间。

3f706577a27eb5dd8cf7c9258307ef7f.png

运行模拟并打开数据检查器。应该能够看到 SW_ENB 被置位,并且 LED 输出在下一个时钟后变高。

52f27345dfa8ee4df95230fac6600749.png

现在我们可以创建 HDL 并将其导出到 Vivado 中使用。我们可以通过右键单击子系统并选择为子系统生成 HDL 来完成此操作。

0daefc6ef7a06ee9dfaa6ab5f4362690.png

如果要更改任何生成的 HDL 代码格式(即删除时钟启用),需要从 HDL 代码生成选项卡中选择全局设置选项。

28d7178552bce7192ff2d4b3deb2ac45.png

生成代码后,将在生成代码的 MATLAB 窗口中看到一条消息。

80a3339bbed4f6d6970bb7125a09daae.png

然后可以将该 HDL 导入到 Vivado 项目中。生成的代码本身实际上是可读的,并且取决于我们对 Simulink 图的注释程度。例如,我可以命名状态图,这将反映在case语句名称中。

生成三个 VHDL 文件:包含声明的包、实现状态机的实际源代码以及顶级文件。

在 Vivado 中进行综合,最终设计需要三个触发器和两个 LUT。

14ae1f1203bd30a420ce55a12e25d334.png

当然,这是一个简单的示例,但能够学习流程,以便可以将它用于更复杂的应用程序。

猜你喜欢

转载自blog.csdn.net/Pieces_thinking/article/details/134258192
HDL