xilinx基础篇Ⅰ(5)ISE14.7开发基础流程

硬件电路:黑金开发板(xilinx-S6)

目的:点灯

1.驱动对象

led灯:简单的开(1)关(0)逻辑

 2.驱动管脚

驱动逻辑:高(1)点亮,低(0)熄灭

 3.程序驱动

`timescale 1ns / 1ps

module led_driver
(
    input sys_clk,    //50Mhz , 20ns

    output led0,
    output led1,
    output led2,
    output led3
);

reg [31:0] cnt = 'd0;
reg [4:0] cnt_1s = 'd0;

always@(posedge sys_clk)
begin
    if(cnt < 32'd50000000)
        cnt <= cnt + 1'b1;
    else
    begin
        cnt <= 32'd0;
        cnt_1s <= cnt_1s + 1'd1;
    end

end

assign led0 = cnt_1s[0];
assign led1 = cnt_1s[1];
assign led2 = cnt_1s[2];
assign led3 = cnt_1s[3];


endmodule

4. 新建工程

工程命名及路径

扫描二维码关注公众号,回复: 13301010 查看本文章

芯片选型

工程设置设置预览

5. 添加文件

设置源文件的文件类型、名称、路径

预览设置

设置约束文件的文件类型、名称、路径

预览设置

6.引脚约束(定义)

一般端口定义:

NET “端口名称” LOC = 引脚编号 | IOSTANDARD = “电压” ; 

时钟端口定义:

NET "端口名称" LOC = 引脚编号 | TNM_NET = sys_clk_pin;

NET "sys_clk" LOC = T8 | TNM_NET = sys_clk_pin;

NET led0 LOC = P4 | IOSTANDARD = "LVCMOS33";
NET led1 LOC = N5 | IOSTANDARD = "LVCMOS33";
NET led2 LOC = P5 | IOSTANDARD = "LVCMOS33";
NET led3 LOC = M6 | IOSTANDARD = "LVCMOS33";

7. 进行“综合”(Synthesize)操作

8.进行“实现”(Implement)操作

9.进行“生成编译文件”(Generate)操作

10. bit文件产生

 

11. 打开加载界面iMPACT

12. 初始化识别JTAG

 

添加配置文件,此处先取消

烧录确认,此处先取消

 13. 加载烧录文件

选择.bit文件

弹窗确认是否使用存储器烧录,此处点击NO,

14. 对芯片下载bit程序

点击OK确认

15. 下载完成后的标识/现象

 16. 实物效果简述

4个LED灯,每秒变化一次,以1为亮,0为暗,有如下变化循环:

-> 0001 --> 0010 --> 0011 --> 0100 --> 0101 --> 0110 --> 0111 --> 1000 --> 1001 ---> 1010 --> 1011 ---> 1100 --> 1101 --> 1110 --> 1111 --> 0000 --

猜你喜欢

转载自blog.csdn.net/Roy_tly/article/details/120806404