基于FPGA的高性能MD5加密IP

                                                                                  MD5 Encryption IP

MD5加密IP完全兼容消息摘要算法MD5的实现。

Core可以接收长达2^64-1 bits的消息长度,按照512-bit大小对消息进行分块处理,并对不足512-bit的消息结尾进行补位以及消息长度值的添加,计算结果是产生128-bit的消息摘要。

Core采用AMBA AXI4-Stream数据接口,非常易于被使用和集成。Core可以脱机、独立运行,释放CPU的数据加密密集任务量。

 

内核特性:

  1. 符合RFC1321标准
  2. 消息大小最大可达2^64-1 bits
  3. 512-bit高速数据通路,内核只需要64个时钟周期来处理512-bit的数据分块
  4. 易于集成的同步,可综合Verilog设计
  5. 通过完全验证的MD5 IP

 

对外接口:

  1. 标准的AXI4-Stream数据总线

 

性能指标:

  1. 加密吞吐率大于2.0Gbps@250MHz内核时钟

 

扫描二维码关注公众号,回复: 13127327 查看本文章

资源使用(XCKU115为例):

  1. LUTs:2850,FFs:2300

 

可交付资料:

  1. 详细的用户手册
  2. Design File:Post-synthesis EDIF netlist or RTL Source
  3. Timing and layout constraints,Test or Design Example Project
  4. 技术支持:邮件,电话,现场,培训服务

 

联系方式:

Email:[email protected]

 

MD5 Encryption IP Block Diagram

猜你喜欢

转载自blog.csdn.net/weixin_42144870/article/details/85108916