PCB Design Rules﹣width

PCB Design Rules﹣width(PCB设计规则﹣宽度)是Altium Designer 18中“PCB Rules and Constraints Editor”对话框第二项功能Routing布线的第一个页面,如下图所示。

 

Summary摘要

该规则定义了放置在铜(信号)层上的走线宽度。

所有设计规则都是在“PCB Rules and Constraints Editor”对话框中创建和管理的。有关使用设计规则系统的高级视图,请参见Constraining the Design - Design Rules。有关如何确定要应用设计规则的对象的详细信息,请参阅Scoping Design Rules。

Constraints约束条件

首选宽度-指定在布线电路板时用于走线的首选宽度。

最小宽度-指定在布线电路板时用于走线的最小允许宽度。

最大宽度-指定在布线电路板时用于走线的最大允许宽度。

为“首选宽度”,“最小宽度”和“最大宽度”指定的值将应用于所有信号层。

Check Tracks/Arcs Min/Max Width Individually-检查走线和圆弧的单个宽度是否在最小和最大范围内。

Check Min/Max Width for Physically Connected-检查由走线,圆弧,填充,焊盘和通孔的组合形成的布线铜的宽度是否在最小和最大范围内。

Use Impedance Profile-如果需要将设计布线到严格的阻抗要求,请确保启用此选项。启用后,使用下拉列表选择所需的阻抗曲线。在此模式下配置规则后,将根据在Layer Stack Editor中设置的指定阻抗曲线,计算每个布线层上所需的布线宽度。定义规则后,在布线落入规则范围内的网络时,走线宽度将自动设置为满足该层指定阻抗所需的宽度。

Layers in layerstack only-允许您仅显示和编辑图层堆栈中已定义的信号图层的宽度约束。启用后,将仅在层属性表中显示堆栈中的层。禁用时,将显示所有信号层。

Layer Attributes Table-显示所有信号层,或仅显示由层堆栈中定义的信号层,由“Layers in layerstack only”选项控制。显示最小,最大和首选布线宽度,以及其他特定于层的信息。布线宽度字段可以通过在各个宽度约束字段中定义一个值来全局设置,也可以通过直接在表中键入一个宽度值来单独设置。启用“Use Impedance Profile”选项后,将自动计算所需的宽度条目,并为表中的每个层输入。在此模式下,不能单独定义它们。

在定义最小,最大和首选布线宽度的值时,“Layer Attributes Table”将使用红色文本突出显示所有无效条目。例如,当您指定的最小约束值大于最大约束值时,可能会发生这种情况。在PCB Rules and Constraints Editor对话框中,文件夹树窗格和相应摘要列表中的规则名称都变为红色,从而进一步突出显示了错误的规则定义。

How Duplicate Rule Contentions are Resolved如何解决重复的规则争用

所有规则均由优先级设置解决。系统按照从最高优先级到最低优先级的规则进行操作,并选择范围表达式与要检查的对象匹配的第一个规则。

Rule Application规则申请

自动布线器将遵循“首选宽度”设置。

最小宽度和最大宽度设置由联机DRC和批处理DRC遵守。它们还确定了交互布线过程中可以使用的允许值的范围(在布线时按Tab键可通过“属性”面板在定义的范围内更改走线宽度)。如果输入的值超出此范围,它将被自动裁剪。

Tips提示

差分对中每个网络的宽度由适用的“Differential Pairs Routing”规则监控。

 

 

发布了83 篇原创文章 · 获赞 0 · 访问量 825

猜你喜欢

转载自blog.csdn.net/weixin_45391118/article/details/105036831
PCB