6.PCIEプロトコル解析3-PCIE TLPパケットコメント2

I.レビュー

    以下に示すように、最後のポストは、私たちは、導入およびTLP TLPヘッダ構造、およびリストTLPのすべてのタイプを説明します。このブログは(TLPのいくつかの特定の種類のコア構造を説明するために赤いアイコンノートの下で、すべてのトランスポートが使用実装XAPP1052ルーチンを重要、我々は次の章のTLPパケットタイプPIOに分析することをこれらのコアTLPのパケット構造、)。

第二に、タイプTLPパケット解析のコアビジネス

1. メモリリード要求メモリ書込み要求

    メモリ読み出し要求は、PCIeであるマスタースレーブ送信TLPパケットからの要求スレーブデータを読み出します。ホストは、PC、FPGAからのPCデータを要求すると、FPGAからの要求データにホストPCとしてFPGAの場合であれば。このTLPは、他には何もしなかったスレーブに要求パケットです。メモリは、要求読み取りTLPヘッダのアドレスは32ビット、ダブルワードが3である場合、(読み取り専用リクエスト)データなしで、読み出し要求を3つまたは4つのダブルワードを、読み出し要求アドレス場合64、比較ワードの4対は、最後のダブルワードが下位32ビットの64ビットのアドレスです。ここでは、最初に関係なく、データがメモリに読み込まれるか、要求がちょうどそうな機能を実現読みません。

    TLPはTLP伝送の内部で直接発生する必要が過去に来ることPCIEのホストマシン、ホストデータから送信されたパケットで、テープが直接であるメモリ書き込み要求

おすすめ

転載: blog.csdn.net/weiaipan1314/article/details/104563233