9-通信処理ボードC6678 C6678ボードにXC7VX690T + 6U VPX基づいFMCデュアルレーダインターフェース

通信処理ボードFMCに6U VPX XC7VX690T + C6678デュアルレーダインターフェースに基づきます

 

 

  基板の第1、概要

標準6U VPXアーキテクチャに基づくVPX高性能信号処理基板は、標準FMCは、キャプチャ、再生、および関連する処理に対して高性能エレクトロニクスやレーダー信号に適した二つのスロットを提供しています。FMCドーターカード、さまざまな方法でデータ・インタフェースを係合することにより、あなたは、量子化ビット数の異なる、異なる数のチャネル、異なる捕捉の信号形式、再生、処理機能モジュールを異なるサンプリング周波数を達成することができます。VPX高性能信号処理基板は、モジュールの原理図を以下に示すメインスケールFPGA、DSP多核、大容量のDDR3メモリ、FMCスロット、IO拡張、および他のオンボードクロックを含みます。

 

 

 

 

 


第二に、処理ボードの仕様

メインFPGAサブシステム仕様
  1)は、2枚の拡張FMCドーターカードをサポートVITA57満たす規格、
  ザイリンクスFPGA Virtex7シリーズの2)の選択、モデル2FFG1761I XC7VX690T
  。3)2基FPGAプラグDDR3 SDRAM、4ギガバイトの各容量は、幅64ビット、 1333の動作速度;
  4)バックプレートにLVDS P6の22対のリード、
  4×GTX 4リード5)基がP2に接続され、伝送レートに接続され、それぞれが6Gbpsの以上である、構成に応じてのRapidIO、のRocketIO、SATAII / IIIに動作することができますモード;
  図6)、DSPとローカルバスで接続のRapidIO;
  7)全てのFPGAは、プライマリインタフェース・コード・ライブラリ・パッケージを提供し、
DSPサブシステム仕様
  1)TI DSPコア8、モデルTMS320C6678、動作周波数1GHz以上を使用する;
  2)1プラググループDDR2 SDRAM、2ギガバイトの容量、ビット幅が64ビット、ワークレート533MHzの;
  。; 3)は、FPGAに接続された4×のRapidIOのグループ提供
  EMIF FPGA相互接続構成を介して、4);
  5)2×のPCIeコネクタP2を提供すること;
  6)が設けられP4に2ギガビットイーサネット;
  7)RS232シリアルポートP4を提供すること;
  8)フロントパネルのギガビットイーサネットインターフェイスを提供し;
  9)フロントパネルにシリアルRS232を提供し、

FPGAのコンフィギュレーション・サブシステムの仕様は
  1ザイリンクスのFPGAシリーズSPARTAN6の)選択 モデルXC6SLX100;
  ; 2)FPGAのコンフィギュレーション制御管理モジュール、モジュールリセット初期化管理、クロック作業を作業ネットワーク管理モジュールを構成する
  ; 3)LBCバスのPowerPCによって相互接続
  ; 4)と外部NORFLASH NandFLASH、の1GbのNorFLASH容量、8ギガバイトのNandFLASH容量
  )5。前面パネル1に出力するシリアルポート;
  6)FPGA上に実装されてもよいが、動的にプログラムをロードするためのDSO V7 FPGAで構成され、V7ローディングFPGAのコンフィギュレーションクロックS6は、50MHzの以上である
  )7 FPGAソースコード、ソースコードライブラリパッケージを構成するすべてのインタフェースを提供します。プロジェクト。

3つは、ドーターカードを装備しました。

 

 

  

おすすめ

転載: www.cnblogs.com/orihard/p/11447983.html