従来の設計では、システムクロックの制御は、すべてのクロック端子、3部の消費電力を登録します
1.各クロックエッジ変更組合せ論理発電電力(これらフリップフロップ駆動ロジックの組み合わせ)。
2. トリガー自体は、(入力フリップフロップの内部状態が変化しない場合であっても、消費電力がまだ存在する)電力を生成しました。
電源の3.デザインは、クロックツリーを生成しました。
クロックツリーチップ全体の消費電力の約50%で、したがって好ましくはいつものルート全体のクロックツリーが閉じているように、オンまたはオフのクロックを生成するステップと
ソリューション
ゲーテッドクロック:
1.ゲーテッドクロックラッチは、単にシングルゲート(ANDゲート、ORゲート)を使用して、無料です
この要件は、信号カバレッジクロック高時間幅を有効にします
それ以外の場合は、生成されます、早期カットオフクロックを
クロックパルスまたはグリッチを複数生成します
ラッチベース2.ゲーテッドクロック:
ウェルゲーティング実装することができる条件の立ち下がりエッジでイネーブル信号限り、
注:クロックの立ち下がりエッジは、有効な、使用またはコントロールゲートであり、正のエッジは、イネーブル信号をレジスタエラーを登録トリガー。