ドライ商品はデザインのヒントを共有し、FPGAのハードウェアシステム

PGAのハードウェア設計は、より柔軟で自由なDSPとARMシステムとは異なります。長い特殊なピン、ユニバーサルI / O接続と同じくらい良い回路設計が独自に定義することができます。そのため、FPGAの回路設計を参照することができ、いくつかの特別なスキルがあるでしょう。

1. FPGAピン互換設計

良好な相溶性を選択しようとするときは、オプションのFPGAチップパッケージ。だから、ハードウェア回路の設計は、どのように多くのチップの互換性の問題を考慮する必要があります。例えば、EP2C8Q208C8とEP2C5Q208 FPGAのこれら2つのタイプ。唯一のダースI / Oピンが異なる定義されているチップ。EP2C5Q208チップ上に、これらのI / Oは、汎用I / Oピンであり、EP2C8Q208C8チップにおいて、彼らは、電源と接地信号です。二つのチップが同じ回路基板上に働くことができることを確実にするために、我々は、要件EP2C5Q208に従って電力および接地プレーンに接続されている対応するピンになってきました。汎用I / Oは、電源または接地信号に接続することができるが、信号が電源または汎用I / Oのようにすることができないため 同じパッケージで、FPGA設計モデルの複数と互換性のある、チップ汎用I / O回路設計の少数の一般的な原理に従って。

回路レイアウトに割り当てられた2端子機能

必要に応じてFPGAの汎用I / O関数の定義を指定することができます。ピンが図FPGAに対応するPCBのレイアウトを調整する原理に従って定義することができれば、回路設計プロセスでは、配線作業は、後でよりスムーズにすることができます。図中左側に示すように、例えば。FPGAで2-10 SDRAMチップ。FPGAピン割り当ては、SDRAMの信号ピンと関連付けられなければならないときにFPGAの左側に配置されています。この確実に最適な信号完全性のための信号配線SDRAMの最短距離。

3. FPGA予め設定されたテスト・ポイント

FPGAは現在、I / Oに加えて、設計要件を満たすために、より多くのI / O数を提供し、いくつかの残りのI / Oが定義されていないがあります。これらのI / Oは、予約済みのテスト・ポイントとして使用することができます。例えば、動作シーケンスSDRAMやFPGAのテスト接続状態、関連するピンSDRAM直接オシロスコープ測定が困難であることができます。SDRAMとより高い動作周波数は、直接測定は、SDRAMの正常な動作に影響を与える、追加のインピーダンスを導入します。予約済みFPGAテストポイントがある場合、テスト信号は、リザーブテストポイントにFPGAから特定することができます。これが唯一のこれらの信号の波形をテストしません、それは、SDRAMの仕事には影響しません。回路は、問題を解決するために、フライラインのニーズを試験中に発見された場合、これらのテストポイントはまた、フライラインの遷移点として確保することができます。

:これは、小さなフラット電子技術コミュニティ切り替えhttps://www.xiaopingtou.cn/article-104214.html  すべての小さなフラットに埋め込まれ、ネットワーキング、ハードウェアのPCB、電子技術を

おすすめ

転載: www.cnblogs.com/cniot/p/12183394.html