「スルー電車ARM9組み込みシステムの設計」 - 第VII章パンは、メモリコントローラの研究ノートを読みます

クリエイティブコモンズライセンス 著作権:帰属、紙ベースを作成するために他人を許可し、(同じライセンスで元のライセンス契約に基づいて用紙配布する必要がありますクリエイティブコモンズ

メモリコントローラの章VII

7.1概要

メモリコントローラは、責任がある、外部メモリへのアクセスメモリのための正しい制御信号を提供します。以下は1ギガバイトのメモリのあるパーティションへのアクセス図
ここに画像を挿入説明

7.2機能の説明

メモリコントローラを含む機能3つの動作モードが重要

  • bank0バス幅が提供されています
  • nWAITピン操作
  • nXBREQ/nXBACKピン操作

7.4メモリ制御レジスタ

メモリ制御レジスタは:

  1. そして、制御レジスタのバス幅を(待ちますBWSOCN,32位
  2. 制御レジスタバンク
  3. リフレッシュ制御レジスタ
  4. banksizeレジスタ
  5. モードレジスタセットを登録します

おすすめ

転載: blog.csdn.net/qq_38210354/article/details/93172155