orcad(ケイデンス)詳細紹介

回路設計ソフトウェアは、見つけるのが難しくありませんが、一般的に使用されている回路設計ソフトウェアには、PSPICE、EWB、ORCAD、PROTEL などがありますが、上記 4 つの回路設計ソフトウェアの特徴と適用範囲に応じて、自分に合ったソフトウェアを選択できます。この記事では、回路設計ソフトウェアORCADの関連内容を中心に説明していきます。ノートの準備はできましたか? 講義を始めましょう!

Cadence 17.2 は、プロフェッショナルな電子設計自動化ソフトウェアです。主にハイエンドの回路設計に使用されます。独自のシミュレーション ツールも備えています。その高速基板設計は業界の工業標準とみなされており、多くの大企業が使用しています。電子設計用です。ケイデンス 17.2 クラック版には高速基板生産において非常に明白な利点があるため、複雑な生産プロセスを簡素化し、設計者の図面設計効率を向上させることができます。また、主要な国内フォーラムでは多くの人がコミュニケーションし、学習しています。市場に出ているほとんどのコンピュータのマザーボードと携帯電話のマザーボードは、それを使用して設計されていると述べています。

Cadence 17.2 の新しいバージョンは大きな変更を加え、新しいデータ ストレージ方法を採用しました。したがって、バージョン 17 以降のソフトウェアは、以前のバージョンで設計された図面と互換性がなくなりました。幸いなことに、新しく追加されたパッドスタック作成方法により、ユーザーの機能が大幅に最適化されました。 PCB 設計: 古いユーザーは設計プロセスに少し不快感を感じるかもしれませんが、設計という点でははるかに便利です。

1. Cadence SPB 17.2-2016 アップグレードによってもたらされる新機能

1. ファイルバージョンをダウングレードすることはできません

つまり、Cadence 17.2-2016 はバージョン 16.x の設計ファイルを開くことができますが、Cadence 17.2-2016 に保存されたファイルはバージョン 16.x にダウングレードできないため、バックアップを作成することをお勧めします。

2、ケイデンスダウンロードマネージャー

CadenceDownload Manager を使用すると、ソフトウェア アップデートを自動的に取得し、自動的にダウンロードしてインストールできます。ユーザーはこのツールを通じてアップデート プランをカスタマイズすることもできます。

3. Cadence OrCAD および Allegro 製品の関連プログラムのインストール ディレクトリ構造の変更:

·Cadence OrCAD および Allegro 17.2-2016 の関連アプリケーションのインストール パスが、インストール パスの /tools/bin に調整されました。したがって、環境変数 PATH に pcb/bin および fet/bin のパスを定義する必要はありません。そして実行する

·Cadence OrCAD および Allegro 17.2-2016 関連アプリケーションでは、環境変数に 17.2-2016 関連のパスを設定する必要はありません。

·Cadence SPB Switch Release 17.2-2016 バージョン切り替えツールが更新され、異なるバージョン間のアプリケーション パスを識別し、アプリケーションとファイルのリンク関係を自動的に更新できます。

·cmd コンソールまたはバッチ ファイルを使用する場合は、17.2-2016 インストール パスの /tools/bin フォルダー パスにある allegro_cmd.bat にオリジナルのバッチ プログラムを追加してください。

·OrCAD 製品は TCL 8.6 64 ビット版をサポートします

4.スタートメニュー

ソフトウェアをインストールすると、ケイデンス製品は Windows の [スタート] メニューのさまざまなカテゴリに応じて調整されるため、管理、検索、起動が容易になります。試してみたところ、win7ではグループ化機能が動作するようですが、win10ではグループ化機能が動作せず、さらにひどい状態です。

2. OrCAD Capture 17.2-2016 の新機能

1. 設計の違いの比較

2つの回路図に差異がある場合、「Capture Compare Design」機能を使用して、回路図フォルダーまたは回路図描画ページを選択して比較することができ、比較結果により回路図のロジックやグラフィックの差異を確認できます。

Capture メニューで、Tools >> Compare Designs 機能メニューを選択し、回路図の違いを比較します。

2. 高度な品番配置機能(Advanced Annotation)

Captureに高度な品番配置機能を追加し、回路図図面のページごとに品番の開始値を設定したり、同じ部品の部品ごとに異なる開始値を設定したりできる機能を追加しました。回路図図面ページ 開始シリアル番号

3. 個人の作業環境設定を追加

OrCAD Capture には、ユーザー環境設定のためのより高度な設定インターフェイスが追加され、機能メニューの Option >> Preference >> More Preference を使用して設定インターフェイスに入ります。新しい拡張環境設定セットアップでは、次の環境の詳細設定を行うことができます。

・コマンドシェル

·デザインとライブラリ

・デザインキャッシュ

・デザインルールチェック(DRC)

・OrCAD キャプチャ CIS (CIS)

・ネットワークグループ(NetGroup)

・ネットリスト(NetList)

・回路図(Schematic)

4. サンプルデザインを参照する

Cadence 17.2-2016 ソフトウェアのインストール ディレクトリには、ユーザーが OrCAD Capture、OrCAD Capture CIS、および OrCAD Capture-OrCAD PSpice の設計プロセスをすぐに理解して学習できるように、150 を超えるサンプル ファイルが統合されて提供されています。OrCAD Capture 17.2-2016 では、[ファイル] – [開く] – [デモ デザイン] の機能メニューから簡単に組み込みのサンプル ファイルを開くことができます。

5. ファイル形式の入出力

OrCAD Capture は、ファイル –> エクスポート –> デザイン XML またはライブラリ XML コマンドと、ファイル –> インポート –> デザイン XML またはライブラリ XML コマンドを使用します。これらのコマンドには、<プログラム インストール ディレクトリ>\tools\capture\tclscripts\capdb\ からアクセスできます。 dsn.xd 、olb.xd プログラムは、回路図と部品ライブラリを XML 形式で出力し、XML 形式を標準回路図と部品ライブラリに再ロードします。

6. Intel Schematic Export Format (ISCF) 形式の出力

OrCAD Capture では、[ファイル] -> [エクスポート] -> [ISCF] インターフェイスを使用して、回路図パーツ、ピン属性、およびグランド信号の Intel Schematic Export Format (ISCF) 形式をエクスポートできます。この形式では、ユーザー インターフェイスを通じて部品または部品のピン属性の出力を設定できます。出力後、これらの設定は Caputre.ini ファイルにアーカイブされるため、次回使用するときにリセットする必要はありません。

7.PDF出力

OrCAD Capture 17.2-2016 バージョン以降、コンピュータに ghostscript 32 ビット、ghostscript 64 ビット、Adobe Acrobat Distiller... およびその他のプログラムがインストールされている場合は、ファイル –> エクスポート –> PDF 機能コマンドを使用して回路を直接エクスポートできます。図を PDF ドキュメントに変換します。エクスポートするコンテンツには次のものが含まれます。

・OrCADキャプチャデザイン

・デザイン階層の表示

・品番一覧表示

・ネットワークとそれに接続されているコンポーネントのピンを表示

・階層ブロック内のデザインへジャンプ可能

·コンポーネントをクリックしてプロパティを表示します

·ナビゲーションにはオフページコネクタへのリンクが表示されます

8. OrCAD Capture 設計コンポーネント

このコンポーネント プロパティ PDF ドキュメントは、OrCAD Capture PDF ドキュメントとのクロスプローブ機能をサポートします。

9. OrCAD PSpice シミュレーション モデルを Capture –> PSpice 設計プロセスに追加します。

OrCAD Capture Capture -> PSpice 設計プロセスでは、次の表に示すように、新しい OrCAD PSpice シミュレーション モデルが追加されます。

10. 他プロジェクトの新機能

回路図インターシートリファレンス機能に、X軸オフセット設定が追加され、オフセット位置の設定にマイナス値を設定できるようになりました。

3. OrCAD Capture CIS 17.2-2016 の新機能

1.クリスタルレポート

OrCAD Capture CIS 17.2-2016 バージョンは、デフォルトで、データベースおよび Crystal Report への ODBC 接続のために SQLite を使用してデータベースに接続します。

接続情報は次のとおりです。

DRIVER=SQLite3 ODBC ドライバー;Database=”SQLite DB ファイル名”;LongNames = 0;タイムアウト = 1000; NoTXN = 0;SyncPragma=NORMAL;StepAPI=0;NoWCHAR=1;

4. OrCad PSpice 17.2-2016 の新機能

1.PSpice DMI (デバイス モデリング インターフェイス) テンプレート コード ジェネレーター

PSpice 17.2-2016 では、PSpice モデル エディターの DMI (デバイス モデリング インターフェイス) テンプレート コード ジェネレーターを使用して PSpice アダプター コードを生成できます。PSpice 接続コードは、PSpice エミュレーションの開始時に PSpice DMI DLL ファイルを使用します。アナログ/デジタル C/C++ および SystemC モデルのモデル コードを PSpice 接続コードに追加し、Microsoft Visual Studio Express 2013 を使用して PSpice DMI DLL ライブラリを作成します。Spice DMI DLL ライブラリが生成されたら、PSpice モデル エディターを使用して、対応する PSpice モデル (.lib) を使用して OrCAD Capture コンポーネントをすばやく作成し、この PSpice モデルを PSpice デザイン シミュレーション プロセスで使用します。

PSpice DMI テンプレート コード ジェネレーターは、次のコンポーネント タイプを提供します。

●シミュレーション基本コンポーネント:

・汎用デバイス

・電圧制御電圧源

·機能に依存した電圧源

・電圧制御電流源

・機能依存電流源

·汎用 2 ノード デバイス

·汎用 3 ノード デバイス

・デジタルC/C++基本コンポーネント

・SystemC基本部分

・Verilog-A基本部品

2. 動作シミュレーションモデルの遅延機能を追加

DelayT() 関数と DelayT1() 関数は、TLINE 関数やラプラス関数など、従来から使用されていた遅延関数を簡素化し、収束の問題を軽減し、従来の関数信号 (電圧または電流) よりも高速な計算を可能にします。

–DelayT() 関数の構文は、layt(v(x),, ) です。 例: E2 out 0 value {layt(V(x),5m, 10m)}

–DelayT1() 関数の構文は、layt1(v(x),) です。 例: E2 out 0 value {layt1(V(x),5m)}

3. OPTIONSコマンドのFlagオプションにSKIPTOPOが追加されました。

Flag オプションが SKIP TOPO = 1 に設定されている場合、OrCAD Capture はトポロジ チェックをスキップします。

例:.options SKIPTOPO = 1

ヒステリシス電圧としきい値電圧での負の値の使用をサポート

5. OrCAD PCB Designer 17.2-2016 の新機能

1. 新しい Padstack エディター インターフェイス

新しいパッドスタック エディター インターフェイスにより、各種パッドスタックのセットアップに必要な手順が簡略化され、ユーザーはスタート ページで作成するタイプと幾何学的形状を選択するだけで、他のページで詳細な設定を行うことができます。

2. 動的銅線は階層定義をサポートします

新しいバージョンでは、動的な銅ピン/ビア接続と絶縁設定について、特別な定義を階層的に行うことができます。

3. 次の設定も階層設定をサポートしています。

Dyn_clearance_oversize_array Ÿ

Dyn_clearance_typeŸ

Dyn_fixed_therm_width_array ŸŸ

Dyn_max_thermal_connsŸ

Dyn_min_thermal_connsŸ

Dyn_oversize_therm_width_array ŸŸ

Dyn_thermal_best_fitŸ

Dyn_thermal_con_typeŸ

4.まったく新しい階層構造インターフェイス

再設計されたオーバーレイ編集設定では、関連する設定をテーブル形式で実行する方法を最大限に活用しており、その創造性は制約マネージャーの形式に由来しており、ユーザーは一貫性のあるテーブルを使用して操作しやすくなっています。

新しいインターフェースは、未使用パッド抑制と埋め込みコンポーネント設定を統合し、はんだマスク、ペースト、カバーレイなどの非電気層コンポーネントをサポートします。さらに、マテリアルの文字長も 250 文字に拡張されました。

5. ソフトとハードの組み合わせ基板の多層構造設計をサポート

多層構造に対応したリジッドフレックス基板の設計をクロスセクションエディタで設定できます。

6. ソフトボードとハードボードの地域管理

・ソフトボードまたはハードボードのエリア範囲をそれぞれ定義するための新しいエンティティエリアを追加します。

·新しいクラスとサブクラスタイプ

・ソフトハードボード、表面処理クラスを追加。

7. デザインアウトラインとカットアウトサブクラスを追加

ボード ジオメトリについては、将来の幅広い用途に備えて、デザイン アウトラインとカットアウトのサブクラスが追加されました。

8. 動的なエリア配置

異なる積層レベルのソフト/ハード複合基板の場合、部品を配置するときに、部品が属する領域に応じて正しいレベルに部品を配置できます。

9. ダイナミックメッシュ銅を追加

Dynamic Copper はメッシュ銅を直接敷設できるようになりました。

10. ソフトウェア組み合わせボードの層間チェック

ソフト基板とハード基板の設計はそれぞれマスクや表面コーティングが異なり、またソフト基板の部品には曲げ箇所があるため、製造時や組立時に設計ミスを避けるために相対検査を行う必要があります。小切手。

・曲げ部のピン、ビアの検査

・カバレッジチェック

・硬式・軟式ボードの製造材料

・断面図は多重構造テーブルをサポート

11. ダイナミックティアドロップ銅セッティング

ダイナミック ティア ドロップ銅の補充をレベルごとに設定できるようになりました。

12.欠落していたテーパートレース実行出力レポートを追加

新しいレポートは、欠落した勾配テーパー トレース レポートを出力できます。

13. 複数の編集コマンドモード

v16.6-2015ではシェイプを素早く編集できる新しい操作モードが追加されましたが、v17.2ではその優れた操作性と編集機能を継承し、より多彩な編集命令が追加されました。

14. 新しいカラーダイアログ

データのプレゼンテーションは重要な部分であるため、新しい [カラー] ダイアログを使用すると、データをより迅速かつ効率的な方法で操作できるようになります。

15. 新しいビジュアルプレゼンテーション

新しいインターフェイスでは、レイヤー/ネット/表示/お気に入り/可視性ペインがタブ形式で表示されます。

·フィルターで設定したいコンポーネントを素早く絞り込むことができます。

・複数のスタックの下で、表示オブジェクトの種類や各スタック表示のレイヤー設定を制御できます。

6. ユーザーインターフェースのアップデート

1. カスタマイズ可能なツールバー

よりパーソナライズされたカスタム ツールバー プロパティが提供され、より多くのコマンドをアイコンに変換できるようになりました。

2.ステータスバーの表示・非表示設定

ステータスバーに表示または非表示にする情報を設定できるようになりました。

3. 鋭角検出

鋭角検査では、鋭角を定義することで以下の4つの状況を確認することができます。

・ラインからパッドまで

·線から形状へ

·端から端までの形状

・ラインツーライン

4. 穴間隔検査

パッド内チェックホールの設定により、パッドの有無に関わらず、CM Spacing のホールの間隔設定に従ってチェックが行われます。

5. パッドスタックの定義を維持する

デザインにパーツ パッケージングのパッドスタックを置換がある場合、シンボルを更新するときに更新されずに現在のデザインにパッドスタック名を保持するかどうかを選択できます。

6. パフォーマンスの向上

CPU パフォーマンスが 10 ~ 20% 向上します。

インポート ロジックは、多くのピン (2,000 ピンを超える) を持つデバイスの条件をこれまでよりも高速に処理します。

7. 文字数の増加

デフォルト内部の名前の長さは、元の 32 文字から 255 文字に増やすことができます。

おすすめ

転載: blog.csdn.net/FMgxth/article/details/134990744