ZYNQ 高速QDR IP功能和调用

一,简介

Quad Data Rate II+存储装置是QDR SRAM系列存储器最新成员,其数据率可达250 MHz以上。Quad Data Rate II+系列SRAM是用于高带宽、低延迟应用的理想选择。读、写端口独立工作,设计人员可使用其最大带宽且无须担心其它存储器件常见的总线冲突问题。QDR II+存储器件的高带宽和低延迟特性使得其在高宽带应用中成为查找表、链接清单和控制器缓冲存储器的常用存储器。

1,The UltraScale architecture-based FPGAs Memory Interface Solutions is shown in

2,硬件时钟包括:

• Data serialization and transmission
• Data capture and deserialization
• High-speed clock generation and synchronization
• Coarse and fine delay elements per pin with voltage and temperature tracking

 3,QDR内存初始化和校准流程:

二,QDR IP核配置:

basic:

  advanced clocking

 advanced options

三,IP核的例化

1,QDR IP核的输入输出信号

2,QDR IP核例化

 

 

 

おすすめ

転載: blog.csdn.net/wangjie36/article/details/121409338