DDR低電力モード

DDR仕様:

DDR状態図:

DDRリフレッシュの説明:

電気的特性:

仕事モードはじめに:
1.1セルフリフレッシュモード(セルフリフレッシュモード)

セルフリフレッシュスーパーマーケットDDR4 SDRAMに依然としてその機能を保持し、システムの他の部分の電源がオフされている場合でも、メモリアレイにデータを格納します。DRAMのセルフリフレッシュ動作を調整するための内部カウンタがあります。すべての銀行DRAMで、コマンドを実行する前にSREは、IDLE状態でPRE ALLコマンドを実行する必要がある必要があります。SREは、クロックの立ち上がりエッジでコマンドで定義CS_N、RAS_N / A16、CAS_Nさ / A15 とCKEがローレベル、WE_N / A14を維持しACT_nが高いままです。SDRAM内のデータを更新しているので、当然の保持されますSDRAMのセルフリフレッシュを入力した後、SDRAMコントローラは、従って、全体的な消費電力は、このモードは、セルフリフレッシュのための自動機構を備えるダウンである還元、SDRAMへのクロック出力が無効になり、DRAMは、温度センサが含まれ、このデータによれば、センサ、自動的にリフレッシュコマンドサイクルの間隔を選択します。


1.2パワーダウンモード(パワーダウンモード)

CKEの場合には低い場合、またはNOP INHIBITコマンドを送信SDRAMモードパワーダウンを入力することができます。パワーダウンPRECHARGE POWER-DOWNと呼ばれる2つのモード、別のACTIVE POWER-DOWNと呼ばれているがあります。あなたはすべての銀行でモードダウン電源を入力して、アイドル状態(開いていない行)の下にある場合は、このモードでは、プリチャージパワーダウン(状態の電源が300uA程度である)と呼ばれています。あなたはケースでモードダウン電源を入力すると、次は、このモードはACTIVE POWER-DOWN(国家権力6ミリアンペア程度である)と呼ばれるオープンライン(アクティブ行)があります。CKE信号を引く、またはNOP INHIBITコマンドを送信するモードダウンイグジット電力にSDRAMチップほしいですがダウンモード終了電源にSDRAMを可能にします。さらに消費電力を低減するために、SDRAMコントローラは、(この時点でCKEが無効であってもSDRAMコントローラは、クロック信号を生成し、SDRAM内部ロジック回路が駆動されていない)をオフクロック出力を無効にすることができます。すべてが非常に美しく見える、質問はデータを保持することができるかどうか、ですか?残念ながら、より多くのリフレッシュ周期(tREFの)よりも、SDRAMのデータが保持されることはありませんそのため、データを保存するために、我々は、オートリフレッシュタイマがタイムアウトは、リフレッシュ動作は、保留中のデータがない場合、その後、モードパワーダウンを入力していき、完成したときのモードパワーダウンを終了するには、SDRAMコントローラを作ることができます。
DDR4 DRAMは、はるかに低い消費電力最大パワーダウンモードを提供します。このモードはMR4.A4 = 1を設定することにより、入力されます。、ディープパワーダウン。SDRAMコントローラは、ディープ・パワーダウンSDRAMチップを低電力状態(約15uA)にプッシュすることができる送信されるコマンド。ストレージアレイの電源がすべてのデータがこの時間を失っていることを意味しているシャットダウンになります。この時間は、モードレジスタセットが維持されています。ときにユーザー出口ディープパワーダウン、完全なチップのSDRAMの初期化プロセスの必要性から。
詳細な差2つの
2.1保存されたデータ

SRモードでは、データの正確さを保証することはできません。TREFI * 9より大きくないPDモード、PDモードRuoguo期間において、DRAMは、データの正確性を保証することができます。
2.2クロック入力

SRモードプリチャージPDモードでは、コントローラは、タイミングクロックの周波数変化の所定の範囲内又はクロックオフを行ってもよいです。
2.3入力方法

コマンド、SRXコマンドの終了を入力して、SRE SRモード。PDモードでのDESコマンド、ハイレベルへの出口を介してCKE信号のハイへのアクセスにローレベルにCKE信号をローです。
2.4 IOバッファ状態

SRモードでは、すべてのIOバッファが開放されています。
PDモードでは、CK_t、CK_c、CKE及びRESET_N IOバッファに加えて、他のすべてのIOバッファが閉状態です。
2.5給電状態

両方のモデルは、アクティブ状態で電力供給されます。
3電力差
SRモード法PDモードプリPD PDモード最大
1ミリアンペア6ミリアンペア300uA 15uA
---------------------
著者:hierro_sic
出典:CSDN
オリジナルます。https: //blog.csdn.net/hierro_zs/article/details/71158846
免責事項:この記事はブロガーオリジナル記事です、複製、ボーエンのリンクを添付してください!

公開された17元の記事 ウォンの賞賛2 ビュー20000 +

おすすめ

転載: blog.csdn.net/toove/article/details/83346744