비동기 디자인의 디자인과 타이밍에 대한 설명

동기식 및 비동기식 로직 논리 구별
동기화 로직은 고정 클록 사이에 인과 관계이다. 클럭과 비동기 논리가 고정 된 사이에 인과 관계
동기 및 비동기 회로의 별도
의 동기 클럭 소스 회로를 통해 화합이없는 PLL의 단일 클록 소스가 구동되기 때문에, 분주 클록 드라이버 모듈 또는 동기회 .
비동기 클럭 소스 회로는 균일하지

비동기 회로의 회로 설계가 간단하고, 저렴한 하드웨어이고;

동기 회로 설계 회로는 매우 쉬운 정적 타이밍 분석하면서 성능을 향상, 더 많은 하드웨어 리소스를 소모합니다. 본질적 동기 LSI 설계 방법을 사용함;

추천

출처www.cnblogs.com/Z-selfadd/p/11289563.html