SPIプロトコル、およびIPコアベースのVerilogを説明[オリジナル]

|
| I_CLK | 1 |入力|モジュールクロック信号|
| I_rst_n | 1 |入力|モジュールリセット信号、アクティブロー|
| I_en | 1 |入力|モジュールイネーブル信号、または有効|
| O_spi_clk | 1 |出力| SPIクロックSCLKを知らせる|
| O_spi_cs_n | 1 |出力| SPIチップイネーブル選択信号CSnを|
| IO_spi_data | 1 |双方向ポート| SPIデータ信号(三線)|
| I_tx_flag | 1 |入力| SPI送信信号、効果的な高い|
構成に| | | I_tx_data入力| SPIの送信データ|
| I_rx_flag | 1 |入力|効果的な高い受信信号SPI |
構成に| | | O_rx_data出力|データをSPIを受け|
| O_rx_dval | 1 |出力| SPIは、データ有効信号データ、高い効果を受けます|

次のコードは、直接ダウンロードリンクを[与えられたこちらをクリックしてまあ、3線式モード0の妥当性が確認された場合は、他のすべてのケースのために検証されていない、その後の検証は、ファイルを更新します]。

おすすめ

転載: www.cnblogs.com/airbird/p/11455202.html
おすすめ