FPGA IPコアのシミュレーションベースのコールとDDR3のISEコース

       1オン。我々は持っているUSB2.0の同時読み書きCHIPSCOPクロール波形の使用を含む、すべてのデバッグを、しかし、USB2.0の機能は決して単にこれらによってですが、このプロジェクトに基づいて、我々はこれらのみを必要としています。だから我々は、DDRに使用されるほぼすべての大規模なプロジェクトを説明したいものをダウン。

       具体的にDDRの基礎の一部に関しては、私たちは授業料を所有しています。いくつかの単語の男は言いました。始めました。

ステップ1:DDRIPを作成します。以下に示すように、DDRはMIGであります

     

 

二段階:このステップでは、4つのオプションがあり、すなわち、DDRを作成するために、DDRは、既存のDDR、DDRの名前を更新し、XILINXを使用して付属しています。ここでは、DDRを作成するための最初の1、名前は(この自分の要望に応じて)変更されていないを選択し、[次へ]をクリックします

第三段階:次の図は、平均値を示し、我々は選択対象FOGAモデルを選択するだけでなく、現在のXILINXにいくつかのモデルと互換性のあるモデルの私達の選択を与え、ここではデフォルトの状態を維持し、ではありません。ただ、[次へ]をクリックします。

 

 

 ステップ4:以下のようにDDR AXIインタフェース標準タイプのDDRです。BANK1とBANK3以下のブロックダイアグラムは、外部DDRで、特定の選択は、あなたが選択した開発ボードに依存して、DDRは、その端部に接続された開発ボードを見てください。私はBANK1に接続されている開発ボードを使用していますので。だから、BANK1は、DDR3 SDRAMを選択します。次に、[次へ]をクリックします。

 

 

 ステップ5:周波数選択オプションここでは、このクロック3000-3300Psことができる最初の、2つの意味があります:DDRチップの動作周波数、および第二こと:IPコアのリファレンスクロックこと; Memeryパーツ:あなたが使用しているプレゼンテーションの開発クラス対応するモデルのDDR3チップと、クリートカスタムパート:あなたはボードのDDRモデル上のご対応を発現しない場合は、自分で作成しますが、より多くの必要なパラメータすることができます。ここでは、私の開発ボードのモデルは、DDRに対応して、3200PSを選択してください。[次へ]をクリックします。

 

 

 

 

 

 ステップ6:このステップでは、いずれかの設定を行うには不十分である場合、開発ボード上のメインインピーダンス設定でこれらの設定は、私たちは[次へ]をクリックします。

 

ステップ7:これは、我々はDDR、ポートの異なるモードを選択する必要があり、入力と出力されます。以下の2つの単方向のデータシート32BITは、図の書き込みに示すポートおよび4ウェイポートを読んで、私たちはここで、双方向の読み書きポートの64ビットを選択してください。第2の行バンク、行、列を選択して注文アドレスをマッピングし、次へ]。

 

 

 

ステップ8:これらのポートに回転して、ここでロビンの循環を選択します。[次へ]をクリックします。

 

 

 第九のステップは、ここでは主に入力インピーダンス構成は、RZQ選択ピンL6、ZIOピン選択C2と一致するように、第一の外部抵抗を選択し(それらの開発ボードに応じて二つのピンを選択選択するために、DDRに二つのピン、それぞれFPGAワンチップTERM1とFPGAワンチップTERM2)に接続されたプルダウン抵抗とピンに接続され、その後、デバッグ信号が付加され、ここで、添加しなかった、システムを有効になっていません独自の開発チームに基づいてされるクロックタイプは、私がここに持っているシングルエンド・クロックです。[次へ]をクリックします。

 

次の方法の残りの部分のように、このように我々はIPコアを呼んで生成します。

これは、提供された例の魔法をエミュレートするためにEHハイテク西安を構築することです、

ステップ10:プロジェクトをビルドするには、次の手順を実行します

 

 

 

 ステップセブンイレブン:TESTが成功を構築するために表示される指示を可決しました。

 

OK完成!

 

 

 

 

 

 

 

 

 

 

 

 

 

        

 

おすすめ

転載: www.cnblogs.com/lgy-gdeu/p/11441058.html