7.30(31まで)

昨日は、学生のグループが当初、レッドブック最終試験を数える元のタイトルであり、その後、少し前の章を注文し尋ね

昨日言葉は量をバックアップ150

オーケー日中、夜間の作業は2週間コンピュータの外観を原則と主なデータ構造の後に終了し、ソートコンピューター組成原理を、検討する準備ができて2週間、解散します

エッセイを書くために、特定のタスク今日

 

 

 

はじめに第一章コンピュータ

  1. 1.  フォン・ノイマンコンピュータアーキテクチャの基本的な考え方は、どのようなものですか?コンピュータ・ハードウェア・システム設計の一部を構成しなければならないという考えをクリックしてください?彼らはそれぞれの果たす役割とは何ですか?

A:基本的な考え方:店舗プログラム命令を実行します。シーケンシャルストレージ

成分:コンピュータは、演算、メモリ、コントローラ、入出力デバイス5つの基本的な設備を含むべきです

アクション:メモリ:店のプログラムおよびデータ要素に

     オペレータ:情報処理、算術論理演算

     コントローラ:送信される制御情報の他の部分に、必要に応じて、解析から採取された処理後のプログラムメモリの制御情報を

入力デバイス:データ変換プログラム及びコンピュータ装置に送信するコード配列を同定することができます

出力装置:コンピュータ処理データ、演算結果と人のための他の内部情報の出力要求

  1. 2.  CPUとは何ですか?ホストとは何ですか?なぜ入力と出力装置は、周辺装置として知られていますか?

中央処理装置(CPU)をVLSIで、コンピューティング・コアと制御コアのコンピュータです。その主な機能は、コンピュータ命令およびデータ処理コンピュータソフトウェアを説明することです。

ホストは、入出力装置以外の本体部を除去するために、コンピュータを指します。また、制御基板と他の主要なコンポーネント(コンテナメインフレーム)のハウジングを配置します。一般にCPU、メモリ、ハードディスクドライブ、光学ドライブ、電源、コントローラ、および他の入出力インタフェースを含みます。

入出力装置は、他のデバイス、システムや家庭用機器の情報交換の人々で実装するコンピュータシステムです。また、I / Oデバイスとして知られています。外部デバイス、周辺機器。

  1. 3.  ハードウェアとソフトウェア間の等価性を理解するための方法は?

ソフトウェアでは原則的に、ハードウェアの機能で実現することができる。原則として、ソフトウェアで実現される機能は、ハードウェアで実装することができ、これは、ハードウェアとソフトウェアのと同じです。例えば、ハードウェアを直接乗算することができ、ソフトウェアによる加算及び乗算変位可能で達成することができます。コンピュータの動作を制御することができるソフトウェアを実行して、ソフトウェアはまた、硬化させることができる(例えばBIOS)、ハードウェアによってブートプロセス中にROMチップで直接動作します。

  1. 4.  ハードウェアとソフトウェアとの間の関係は何ですか?

コンピュータのハードウェアとソフトウェアが相互に依存して不可欠です。具体的に:1、オペレーティング・システム・ソフトウェアをインストールしていないコンピュータはベアメタル、役に立たない値です。ハードウェアは2、オペレーティングシステムソフトウェアを再生するために不可能でない特徴が、問題外動作し、コンピュータのハードウェアなしで実行することはできません。オペレーティングシステムのサポートがなければ、他のアプリケーション・ソフトウェアが適用されません。3、ソフトウェアを実行するコンピュータのハードウェアの基盤であり、ソフトウェア、ハードウェアプラットフォームを機能することができます

  1. 5.  ノイマン型コンピュータがある特徴は何ですか?その限界は何ですか?

ノイマン型コンピュータは、典型的なコンピュータ組織、格納されたプログラムのワークを使用して、コンピュータのハードウェア、メモリ、コントローラ、入力部材と出力部材に演算子です。外部ノイマン型コンピュータの主な機能は次のとおりです。

(1)メモリと同様に格納される命令およびデータワードを、差がない、コンピュータからのみメモリの状態によって決定されるワードは、命令またはデータです。制御ユニットに送ら,,デコードされた命令は、オペレータに送信されるデータを算出します。

(2)命令を順次命令をアドレス指定PCカウンターを使用して、制御ユニットによって、直列集中制御を行います。

(3)所定の長さのメモリセルは、一次元の線形空間です。

(4)低レベルの機械語の使用は、データが2つのシステムの形態で提供されています。命令オペコードと2つのアドレス・コードに含まれています。オペランドの符号化フォーマットは、データ自体から区別することはできません。

(5)を中心として演算部、唯一1つの命令ストリームとデータストリームに単一のプロセッサ構造。

制限事項ノイマン型コンピュータは、その並列処理は、人工知能とパターン認識アプリケーションに適した、非常に限定されるものではないです。

  1. 6.  プログラムメモリデータに保存されているとどのように区別するの?

溶液:コンピュータ命令とデータとの間に次の二つの方法を区別する:
すなわち、命令にフェッチステージ(又はマイクロフェッチ)、異なる期間にわたって命令とデータとを区別するためにLをフェッチされた命令、実行命令ステージ(又は対応するマイクロプログラム)撮影したデータです。
によって、送信元アドレスによって区別PC記憶部は、フェッチされた命令アドレスで提供するために、命令メモリ・ユニット・アドレスコードによって提供されるアドレスは、フェッチされたオペランドの一部です。

第3章システム・バス

1. なぜ、バス調停制御する必要がありますか?

複数のコンポーネントは、バスの割り当てに適用するときに使用する権利を対処するために 

2. 判決バスは何ですか?いくつかの方法があり、バス調停、?

バスアービトレーション:非専用バスを使用して、複数のデバイスまたは構成要素が存在し得るので、同時にバスでバスの使用が高いことだけ確保すると同時に、特定の優先順位決定手段に応じて制御されなければならない要求優先順位の応募バスを使用する権利。
バス仲裁裁定は、集中に分けて二種類を支配配布することができます。
集中制御決定機能は、バス専用の部材を使用して実装され、部材がバスに接続されたデバイス上に配置することができます。デバイスが共有バスにデータを送信する必要がある場合、データのアクセス許可を送信する前に要求する必要があります。デバイスへのバス許可信号を発行する前記決定手段は、各デバイスからのバス使用要求信号を受信します。
バスに接続されたデバイス間に分散決定分散制御機能は、それが共通固定優先順位です。各デバイスは、優先順位番号が割り当てられ、デバイスが他のデバイスの要求信号を有する複合信号を構成するその優先リクエスト行番号に送信されたバス要求、及び合成信号の読み出しは、より優先順位を有すると判断されたかどうかの決定を送信しました高いデバイスアプリケーション・バス。これは、右得られた最も優先度の高いバス使用してデバイスを作ります。

3. いくつかの方法があり、集中バスアービトレーション、?判決が持つこれらのバスの特徴は何ですか?

:モード:連鎖クエリモード:バスリクエスト信号線、信号線に応答してバス制御装置は、デバイスとの間に直列に接続されているように、各アプリケーションのデバイスがバスを共有します。

カウンタ問合せタイミング共通リクエスト線で必要な機器がバスを使用して発行され、バスコントローラは、ART質問各デバイスの値に応じ。

別リクエスト方法:各デバイスは、バスコントローラモードへの別個のバス要求を有し、バスコントローラは、それぞれ、各装置に応答信号を送信します。

独立した要求は、クエリとクエリ鎖として知られているグループで組み合わせることができます

4. 同期転送モードと非同期転送モードバスの違いは何ですか?何とその都度のため?

バス通信ルールデータ転送バスタイミングルールを達成するために、即ちバスプロトコル。同期モードでは、送信データを共通のクロック信号で行われる同じ共通のクロック信号から得られた機器のタイミング情報のすべてが一定のタイミングによってバスの動作を制御します。このように、タイミング関係を達成するのは比較的簡単で、シンプルで、システム内の各デバイスのバス転送速度、バスのさまざまな操作を改善に役立たせていただきますと警笛機会を修正しました。

  代わりに、非同期通信ハンドシェーククロック信号を使用する、操作のバスサイクルは、ステップの各々は、信号表現を有し、固定されていません。変動の大きな範囲を可能にする非同期バス・サイクルは、デバイスは、動作速度の多様に適合させることができる、欠点は、ノイズに敏感です

分析および誘導の集中シリアルリンク、クエリのタイミング、および独立したバス要求制御の利点と欠点の3種類

 

II。質問の分析

1. なぜ、バス調停制御する必要がありますか?

2. 同じバスは、同期モードと通信の非同期モード、それが、その理由の両方をすることができないのですか?

準同期バスは、バス同期通信のこのタイプの特徴を保持することができるだけでなく、接続された非同期の応答速度が大きい装置です。無効の場合は、非同期バスクロック信号を導入し、その準備応答信号等が有効クロックの立ち上がりエッジまたは立ち下がりされていることにより、他の時間に干渉信号なしに、待ちの使用は、データの準備ができていない、次のクロックが来ます有効を検出するまで待ち信号をリサンプリングする際に、データラインのデータをフェッチ行く、PCIバスは、同期バスも母親が半クロック同期、バスデバイスの冒頭にバスクロック信号のサンプリング立ち上がりエッジ、立ち下がり、すべての時間です。

おすすめ

転載: www.cnblogs.com/daiyonxin/p/11275684.html