TMS320F2808チップの復号化装置

TMS320F2808チップの基本的な特性:

高性能の静的CMOS技術
の100MHz(10nsのサイクルタイム)
60MHzの(16.67nsサイクルタイム)
ように設計され、低消費電力(1.8Vコア、3.3VのI / O)
JTAGバウンダリスキャンをサポート
IEEE標準1149.1-1990標準テストアクセスポートおよびバウンダリスキャンアーキテクチャ
高をパフォーマンス32 CPU(受け、TMS320C28x)
16×16及び32×32のMAC演算
16×16デュアルMAC
ハーバード(ハーバード)バスアーキテクチャ
関連計算
高速割り込み応答および処理
統合メモリプログラミングモデル
効率的なコードは、(アセンブリC / C ++言語を使用して)

MCUチップ復号の各種アプリケーションの特定のICチップ復号、PLDチップ復号化、復号SPLDチップ、FPGA / CPLDチップ復号

おすすめ

転載: blog.51cto.com/14323061/2483052