Pestillo y DFF

Hace poco el diseño RISC CPU, para encontrar que el diseño Latch, anteriormente recordar siempre dijo que mejor no utilizar Pestillo, así que tengo algunas dudas, a continuación, echa un poco de información, encontró que a pesar de pestillo tiene algunas deficiencias, pero ya que existe, sin duda hay ventajas, había una huella más pequeña, más rápido, por lo que a veces se utiliza en el diseño de la CPU, pero en general el diseño, no abogado, ya que se refiere Pestillo, no se puede hablar de ello y su asociado algunos otros conceptos: flip-flops, registros.

 

Cerrojo (cerrojo): He escuchado la mayoría es que es disparado por nivel, eh, eh. El pestillo es unidad de almacenamiento de disparado por nivel, la operación de almacenamiento de datos depende de la entrada de reloj (o activar) el valor de nivel de señal, cuando el pestillo está habilitada, la salida variará con los datos de entrada. (En pocas palabras, tiene dos entradas, a saber, un activo señal EN, un DATA_IN señal de entrada de datos, que tiene una salida Q, su función es eficaz cuando el EN pasa al valor DATA_IN Q, es decir, la cerradura procedimiento almacenado).

 

Aplicaciones: datos válidos después de la señal de reloj retardada es válido. Esto significa que la señal de primer reloj, la señal de datos a. En ciertos circuitos aritméticos pueden emplear cierres como registro de datos.

 

Desventajas: análisis de tiempo más difícil. No han enganchado dos razones: 1, el pestillo propensos a problemas técnicos, 2, pestillo en ASIC diseñar hay que decir que ser más simple que ff, pero en los recursos FPGA, la mayoría de los dispositivos no tienen esta cosa pestillos , es necesario utilizar una composición de puertas lógicas y los pestillos a FF, de modo que un desperdicio de recursos.

 

Ventajas: un área pequeña. Latch más rápido que el FF, a fin de utilizar la dirección de cierre es apropiado, pero debe asegurarse de que todas las fuentes de masas pestillo, el pestillo es común en el diseño de la CPU, precisamente debido a su aplicación, de modo que la velocidad de la CPU lógica mucho más rápido que el miembro externo IO. pestillo completa con una función deseada puertas de menos de flip-flop, con tantos en el ASIC

 

Gatillo (flip-flop): Oh, por supuesto, el más básico es disparado por el borde, que por lo general lo uso más. Recuerde nuevo a IC, no entienden de vida o muerte y siguientes al final es algo, eh

 

Aplicaciones: después de que el reloj activa retrasó datos válidos. Esto significa que se estableció por primera vez la señal de datos, el establecimiento de la señal de reloj. CP en el aumento del tiempo para el registro.

 

La diferencia entre el pestillo y flip-flop:

Una salida de voluntad pestillo disparado por nivel en la entrada de la rebaba, el flip-flop porque el efecto de borde se puede suprimir eficazmente la entrada de interferencia;

 

Register (registro): una pequeña área de almacenamiento para el almacenamiento de datos para almacenar temporalmente los datos y resultados de los cálculos implicados en el cálculo. De hecho, un registro común es circuitos lógicos secuenciales, pero que sólo el circuito de lógica secuencial comprende un circuito de memoria. El circuito de memoria está constituido por una pestillos de registro o flip-flops, pestillos o flip-flop como puede almacenar un número binario, de modo que los pestillos N o flip-flop puede constituir un registro de N bits.

 

Como el registro, que es el procesador de algo, como ARM núcleo interior R0 ~ R15, CPSR, SPSR y MIPS núcleo dentro de 0 ~ 0 ~ 31, que son registros. El registro puede ser, puede también ser diseñado por un disparador diseñado por un pestillo (registro del diseño del archivo es uno de lo más profundo de los problemas dentro del procesador diseño técnico).

 

Tampón: tampón, una transferencia de zona entre los diferentes dispositivos o prioridad del dispositivo de la promoción de velocidad inicial de datos de sincronización, a través de un tampón, a la espera de uno al otro se puede hacer entre el proceso se hace pequeña, por lo que el dispositivo es lenta desde leer datos, no se produce el proceso de funcionamiento del equipo rápido descanso.

 

https://www.cnblogs.com/zeushuang/archive/2012/08/09/2630385.html

Liberadas 1012 artículos originales · ganado elogios 520 · Vistas 12.700.000 +

Supongo que te gusta

Origin blog.csdn.net/Augusdi/article/details/104931083
DFF
DFF
DFF
DFF
Recomendado
Clasificación