Chuanglong interfaces de configuração, interface de ecrã de toque do LCD baseados em Ti Sitara AM5728 + Xilinx Artix-7 FPGA desenvolvimento BANCO tensão bordo

processador

Chuanglong baseado TI Sitara AM5728 (DSP C66x + duplas ponto flutuante de braço duplo Cortex-A15) processadores + Xilinx Artix-7 FPGA controlo industrial e áudio de alto desempenho e de vídeo. Interfaces com uma variedade de recursos industriais, diagrama de recursos é mostrado abaixo:

B ANK uma tensão de interface

Dois tensão placa de desenvolvimento chumbo BANCO um J1 e J2 de interface, a ponte J1 seleccionável através do modo de interface é 1,8 V, 3,3 V e USER_VOL três tipos, de selecção de tensão J2 FPGA BANK15 / 16 FMC e a tensão de entrada com o utilizador externo pé, um utilizador externo não pode exceder a tensão de entrada é 3.3V, o hardware e as definições de pino abaixo:

interface de tela de toque LCD

Um total de duas placas de chumbo tocar interface de ecrã, 40pin, passo 0,5 milímetros, usando suporte do cabo do FFC. Onde CON11 interface de tela sensível ao toque para o LCD, CON12 como interface de tela de toque capacitivo LCD. Interface LCD contém todo o sinal comum de controlo utilizado no LCD (varrimento de campo, e permitir relógio, etc), a interface é definido como mostrado abaixo:

Publicado 356 artigos originais · ganhou elogios 11 · vê 30000 +

Acho que você gosta

Origin blog.csdn.net/Tronlong_/article/details/105043297
Recomendado
Clasificación