より多くのOCやODのドアを依頼するハードウェアエンジニア、多くの場合、審査OD OCのドアやゲート、インタビューの一部が複数で構成することができるペンの質問線や構造、より頻繁と構造ライン、プッシュプル出力がありますGPIOは、最も一般的なSTM32として、この構造体を使用して作られた、いくつかのマイクロコントローラがあります。
オリジナルブロガー:エクセレントAirCityは、同意を得て転載しています。
オリジナルリンク:OCのドアとドアOD
記事のディレクトリ
1. OCのドア
OCオープンコレクタ手段、次の構造:
A = 0、①オフ、②ON、スイッチに相当するが閉じられ、0Vの出力(0V実際の出力が原因トランジスタ飽和電圧で、ではありません)。
A = 1、①、オン②オフ、スイッチOFF、Cの高インピーダンス点に対応する、C点は出力がハイレベルに、通常、プルアップ抵抗を有します。
I2Cは、SMBバスタイプのドアがOC又はODドアであるが、なぜなら、マスター、複数のスレーブではなく、短絡状態を有するようにそれらを有効にするために、このような高インピーダンス出力とIO「ラインと論理」。
注意:
- プルアップ抵抗が小さすぎると、低レベルから高出力が得られる飽和電圧が上昇します。
- プルアップ抵抗は、遅延信号の立ち上がりエッジは大きすぎます。
- OCゲートはやる、一緒に接続することができます「ラインとロジックを。」
- プルアップ電圧は、入力端子、チップの出力ポートで標準レベルに応じて選択だけでなく、最大の定格電圧ことがわかります
2. ODドア
トランジスタFETにOCゲートは、ゲートがODは、ODはオープンドレインを意味しています。
A = 0、①オフ、②ONスイッチに相当するが閉じられ、0Vの出力(オン抵抗MOSトランジスタの低いため、出力はほぼ0に等しいです)。
A = 1、①、オン②オフ、スイッチOFF、Cの高インピーダンス点に対応する、C点は出力がハイレベルに、通常、プルアップ抵抗を有します。
I2C、SMBバスタイプドアがOC又はODドアであるが、このような高インピーダンスIOの出力、及び「論理的ライン」なぜならマスタ、複数のスレーブを有するようにそれらを有効にするためです。
注意:
- プルアップ抵抗が小さすぎる原因②MOSトランジスタの伝導電流がMOSトランジスタを燃やし、大きすぎです。
- プルアップ抵抗は、遅延信号の立ち上がりエッジは大きすぎます。
- ODのドアが一緒に接続することができ、「ワイヤードANDロジック。」ん
- プルアップ電圧は、入力端子、チップの出力ポートで標準レベルに応じて選択だけでなく、最大の定格電圧ことがわかります
3.プッシュプル出力
また、プッシュプルとして知られているプッシュプル出力、チップのGPIO多くの部分は、この機能をサポートします。
NPN + PNPは、プッシュプル出力構造を用いて作製次のとおりです。
次のようにPMOS + NMOSプッシュプル出力構造を作製:
低レベルの出力機能ODのOCゲートやドアのプッシュプル出力構成は同じですが、高出力容量OD OCゲートやドアよりもはるかに強く、それが直接電源にプルアップされているので!このようにプッシュプル出力電流が非常に高くなることができます。
一緒にシリアル化すると、2つのピンプッシュプル出力として構成され、そのノート、高出力として構成されており、低出力のために構成された別のは、IO、その結果、現在の多くを生成する燃やし。
ハッハッハ、私のガールフレンドがコンパイルされる〜
必ず良いことが起こることを約あると信じて、著者はチェン、安徽省合肥、転載時間を覚えている2020年3月15日PM14:40